电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

550CE32M7680BGR

产品描述CMOS Output Clock Oscillator, 32.768MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小556KB,共44页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

550CE32M7680BGR概述

CMOS Output Clock Oscillator, 32.768MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

550CE32M7680BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
最大控制电压3.3 V
最小控制电压
频率调整-机械NO
频率偏移/牵引率25 ppm
频率稳定性20%
JESD-609代码e4
制造商序列号550
安装特点SURFACE MOUNT
标称工作频率32.768 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸177.8mm x 127.0mm x 41.91mm
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
Si550
V
O L TA G E
- C
O N T R O L L E D
C
R Y S TA L
O
S C I L L A T O R
(V CX O)
10 MH
Z T O
1.4 G H
Z
Features
Available with any-rate output
frequencies from 10 MHz to
945 MHz and selected frequencies
to 1.4 GHz
3rd generation DSPLL
®
with
superior jitter performance
3x better frequency stability than
SAW based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, & CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Lead-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET / SDH
xDSL
10 GbE LAN / WAN
Low-jitter clock generation
Optical modules
Clock and data recovery
Pin Assignments:
See page 6.
(Top View)
V
C
1
2
3
6
5
4
V
DD
Description
The Si550 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to
provide a low-jitter clock at high frequencies. The Si550 is available with
any-rate output frequency from 10 to 945 MHz and selected frequencies to
1400 MHz. Unlike traditional VCXO’s where a different crystal is required for
each output frequency, the Si550 uses one fixed crystal to provide a wide
range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In
addition, DSPLL clock synthesis provides superior supply noise rejection,
simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems. The Si550 IC-based VCXO is
factory configurable for a wide variety of user specifications, including
frequency, supply voltage, output format, tuning slope, and temperature
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
OE
GND
CLK–
CLK+
Functional Block Diagram
V
DD
CLK–
CLK+
Fixed
Frequency
XO
Any-rate
10-1400 MHz
DSPLL
®
Clock Synthesis
ADC
Vc
OE
GND
Rev. 0.5 7/06
Copyright © 2006 by Silicon Laboratories
Si550
关于中断注册
在4.2平台下注册中断都要改oalintr.h,armint.c 有没有可能直接在驱动内部完成这些操作呢,也就是让用户不重编译内核的情况下自己写驱动时在驱动里注册中断呢 我没有用过5.0和6.0,听说 ......
cekong 嵌入式系统
请 ppc , .netcf 开发高手 加我QQ ,谢谢
请 ppc .netcf 开发高手 加我QQ ,谢谢 有很多问题要请教 qq 27541407...
anceyfang 嵌入式系统
玩转Zynq连载50——[ex69] FIR滤波器IP仿真实例
本帖最后由 ove学习使我快乐 于 2020-3-3 09:13 编辑 461799 1 FIR滤波器简介 FIR(Finite Impulse Response)滤波器,即有限脉冲响应滤 ......
ove学习使我快乐 FPGA/CPLD
大家帮帮忙,看看这是什么算法
这是依玛士9020喷码机的协议,不知道是什么算法。 例子1: B7h 00h 03h 41h 31h 32h - B7h 最后一位B7是校验码 例子2: A4h 00h 03h 00h 00h 00h - A7h 最后一位A7是校验码 例子3: ......
ABCD19871242 嵌入式系统
聊聊童年趣事,一起过六一!
不久前的520,你过节了么?没过节的小宝宝,等过六一。过了节的大人可能又开始准备给家里的小宝宝过六一罗~~ 不知不觉,宝宝们等的六一真的要来拉~~ EEWORLD网友们,在这热烈朝气的日子里,童 ......
okhxyyo 聊聊、笑笑、闹闹
我用的CCSV5编译无法成功,重装还是不行
**** Build of configuration Debug for project myp **** "C:\\ti\\ccsv5\\utils\\bin\\gmake" -k all process_begin: CreateProcess(C:\Users\ADMINI~1\AppData\Local\Temp\make6756-1.bat, ......
show 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 933  1010  1435  2528  2206  22  26  23  7  38 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved