电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT71V424YFL15Y

产品描述Standard SRAM, 512KX8, 15ns, CMOS, PDSO36, 0.400 INCH, PLASTIC, SOJ-36
产品类别存储    存储   
文件大小85KB,共9页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 全文预览

IDT71V424YFL15Y概述

Standard SRAM, 512KX8, 15ns, CMOS, PDSO36, 0.400 INCH, PLASTIC, SOJ-36

IDT71V424YFL15Y规格参数

参数名称属性值
是否无铅含铅
是否Rohs认证不符合
厂商名称IDT (Integrated Device Technology)
零件包装代码SOJ
包装说明0.400 INCH, PLASTIC, SOJ-36
针数36
Reach Compliance Codenot_compliant
ECCN代码3A991.B.2.A
最长访问时间15 ns
I/O 类型COMMON
JESD-30 代码R-PDSO-J36
JESD-609代码e0
长度23.5 mm
内存密度4194304 bit
内存集成电路类型STANDARD SRAM
内存宽度8
湿度敏感等级3
功能数量1
端子数量36
字数524288 words
字数代码512000
工作模式ASYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织512KX8
输出特性3-STATE
封装主体材料PLASTIC/EPOXY
封装代码SOJ
封装等效代码SOJ36,.44
封装形状RECTANGULAR
封装形式SMALL OUTLINE
并行/串行PARALLEL
峰值回流温度(摄氏度)225
电源3.3 V
认证状态Not Qualified
座面最大高度3.76 mm
最大待机电流0.01 A
最小待机电流3 V
最大压摆率0.145 mA
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)3 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层Tin/Lead (Sn85Pb15)
端子形式J BEND
端子节距1.27 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
宽度10.16 mm

文档预览

下载PDF文档
3.3V CMOS Static RAM
4 Meg (512K x 8-Bit)
Features
512K x 8 advanced high-speed CMOS Static RAM
JEDEC Center Power / GND pinout for reduced noise
Equal access and cycle times
— Commercial and Industrial: 10/12/15ns
Single 3.3V power supply
One Chip Select plus one Output Enable pin
Bidirectional data inputs and outputs directly
TTL-compatible
Low power consumption via chip deselect
Available in 36-pin, 400 mil plastic SOJ package and
44-pin, 400 mil TSOP.
IDT71V424S
IDT71V424L
x
x
x
Description
The IDT71V424 is a 4,194,304-bit high-speed Static RAM organized
as 512K x 8. It is fabricated using IDT’s high-perfomance, high-reliability
CMOS technology. This state-of-the-art technology, combined with inno-
vative circuit design techniques, provides a cost-effective solution for high-
speed memory needs.
The IDT71V424 has an output enable pin which operates as fast as
5ns, with address access times as fast as 10ns. All bidirectional inputs and
outputs of the IDT71V424 are TTL-compatible and operation is from a
single 3.3V supply. Fully static asynchronous circuitry is used, requiring
no clocks or refresh for operation.
The IDT71V424 is packaged in a 36-pin, 400 mil Plastic SOJ and 44-
pin, 400 mil TSOP.
x
x
x
x
x
Functional Block Diagram
A
0
A
18
ADDRESS
DECODER
4,194,304-BIT
MEMORY ARRAY
I/O
0
- I/O
7
8
8
I/O CONTROL
8
WE
OE
CS
CONTROL
LOGIC
3622 drw 01
NOVEMBER 2002
1
©2002 Integrated Device Technology, Inc.
DSC-3622/04
有关USB接口HID设备的通讯问题
http://topic.eeworld.net/u/20090220/17/0618432f-cc0b-4e4e-91fa-a55e5ce8856d.html 之前的发错版块了,重发一下! 之前发过帖子,也在网上下过代码,几经修改之后, 终于可以读取HID设 ......
cy214 嵌入式系统
新手学习PCB设计用什么软件好啊
新手学习PCB设计用什么软件好啊 是PADS9.5上手快呢还是protel99se比较容易学啊,本人英语水平差一点 ...
lao4jiadian PCB设计
降低PCB互连设计RF效应小技巧
  电路板系统的互连包括:芯片到电路板、PCB板内互连以及PCB与外部器件之间的三类互连。在RF设计中,互连点处的电磁特性是工程设计面临的主要问题之一,本文介绍上述三类互连设计的各种技巧, ......
ESD技术咨询 PCB设计
EEWORLD大学堂----正确测试MLCC
正确测试MLCC:https://training.eeworld.com.cn/course/4830你有没有遇到过这种情况——MLCC(多层陶瓷电容)测量值要么较低,要么超出规格。 其实,很可能你在做测试时的第一步就走错了…… ......
老白菜 测试/测量
EPLD要替代, 该怎么验证
公司有个很老的产品要做EPLD替代, 已经选好替代品, 请问该怎么验证或者测试呢? ...
hnui FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 244  1238  2834  1544  1056  5  25  58  32  22 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved