电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

5962L0053602VYX

产品描述Standard SRAM, 512KX8, 25ns, CMOS, CDFP36, CERAMIC, DFP-36
产品类别存储    存储   
文件大小139KB,共16页
制造商Cobham Semiconductor Solutions
下载文档 详细参数 全文预览

5962L0053602VYX概述

Standard SRAM, 512KX8, 25ns, CMOS, CDFP36, CERAMIC, DFP-36

5962L0053602VYX规格参数

参数名称属性值
厂商名称Cobham Semiconductor Solutions
零件包装代码DFP
包装说明QFF,
针数36
Reach Compliance Codeunknown
ECCN代码3A001.A.2.C
最长访问时间25 ns
JESD-30 代码R-CDFP-F36
JESD-609代码e0/e4
长度25.4 mm
内存密度4194304 bit
内存集成电路类型STANDARD SRAM
内存宽度8
功能数量1
端子数量36
字数524288 words
字数代码512000
工作模式ASYNCHRONOUS
最高工作温度125 °C
最低工作温度-40 °C
组织512KX8
封装主体材料CERAMIC, METAL-SEALED COFIRED
封装代码QFF
封装形状RECTANGULAR
封装形式FLATPACK
并行/串行PARALLEL
认证状态Not Qualified
筛选级别MIL-PRF-38535 Class V
座面最大高度2.98 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装YES
技术CMOS
温度等级AUTOMOTIVE
端子面层TIN LEAD/GOLD
端子形式FLAT
端子节距0.5 mm
端子位置DUAL
总剂量50k Rad(Si) V
宽度15.24 mm

文档预览

下载PDF文档
Standard Products
QCOTS
TM
UT9Q512E 512K x 8 SRAM
Data Sheet
April 11, 2007
FEATURES
20ns maximum (5 volt supply) address access time
Asynchronous operation for compatibility with industry-
standard 512K x 8 SRAMs
TTL compatible inputs and output levels, three-state
bidirectional data bus
Typical radiation performance
- Total dose: 50krads
- SEL Immune 110 MeV-cm
2
/mg
- SEU LET
TH
(0.25) = 52 cm
2
MeV
- Saturated Cross Section (cm
2
) per bit, 2.8E-8
-<1.1E-9 errors/bit-day, Adams 90% worst case
environment geosynchronous orbit
Packaging:
- 36-lead ceramic flatpack (3.831 grams)
Standard Microcircuit Drawing 5962-00536
- QML Vand Q compliant part
INTRODUCTION
The QCOTS
TM
UT9Q512E Quantified Commercial Off-the-
Shelf product is a high-performance CMOS static RAM
organized as 524,288 words by 8 bits. Easy memory expansion
is provided by an active LOW Chip Enable (E), an active LOW
Output Enable (G), and three-state drivers.
Writing to the device is accomplished by taking Chip Enable (E)
input LOW and Write Enable (W) inputs LOW. Data on the eight
I/O pins (DQ
0
through DQ
7
) is then written into the location
specified on the address pins (A
0
through A
18
). Reading from
the device is accomplished by taking Chip Enable (E) and
Output Enable (G) LOW while forcing Write Enable (W) HIGH.
Under these conditions, the contents of the memory location
specified by the address pins will appear on the I/O pins.
The eight input/output pins (DQ
0
through DQ
7
) are placed in a
high impedance state when the device is deselected (E) HIGH),
the outputs are disabled (G HIGH), or during a write operation
(E LOWand W LOW).
Clk. Gen.
A0
A1
A2
A3
A4
A5
A6
A7
A8
A9
Pre-Charge Circuit
Row Select
Memory Array
1024 Rows
512x8 Columns
I/O Circuit
Column Select
Data
Control
CLK
Gen.
A10
A11
A12
A13
A14
A15
A16
A17
A18
DQ
0
- DQ
7
E
W
G
Figure 1. UT9Q512E SRAM Block Diagram
1
OR CAD内部培训资料
OR CAD内部培训资料...
lvrun1984 PCB设计
ICCAVR下除了定时器,如何精确调用延时函数的时间……
本帖最后由 gh131413 于 2014-4-25 14:08 编辑 ICCAVR下除了定时器,在内外部晶振下,如何精确调用延时函数的时间,当然这个精确指的是和WINAVR下自带的延时函数效果一样!...
gh131413 单片机
面试愚蠢回答
最近一段时间,我一直在做一个事情,那就是亲自面试新招上来的员工。然而我发现,很多求职者的回答真的好愚,现在开始收录面试时最蠢的回答。 格式如下: 1、为什么要上大学? 答:因为我妈让我 ......
mdsfnsa 无线连接
Arduino发布 v1.8.11 版本
457463 https://www.arduino.cc/en/main/software ...
dcexpert DIY/开源硬件专区
寻有过USB-NET 驱动开发的兄弟.
我现在做USB转网口的开发,想找同路的兄弟一起探讨开发中遇到的问题.我的MSN:xcq1109@hotmail.com...
dadat 嵌入式系统
甲状腺结节不做手术还有别的方法可以治疗吗?
母亲四年前得了甲状腺结节,当时怀疑有癌变,结果做完手术后检验是良性的。就在不久前,做完手术的地方又长了东西,现在结果还没出来,很是担心,如果还是的话难道再做手术吗?有别的方法吗?...
cn_mylove 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 108  2400  548  729  2062  24  37  40  35  2 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved