电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PALCE610H-15JC/4

产品描述EE PLD, 15ns, CMOS, PQCC28,
产品类别可编程逻辑器件    可编程逻辑   
文件大小824KB,共6页
制造商Vantis Corporation
下载文档 详细参数 全文预览

PALCE610H-15JC/4概述

EE PLD, 15ns, CMOS, PQCC28,

PALCE610H-15JC/4规格参数

参数名称属性值
厂商名称Vantis Corporation
Reach Compliance Codeunknown
最大时钟频率76.1 MHz
JESD-30 代码S-PQCC-J28
专用输入次数4
I/O 线路数量16
端子数量28
最高工作温度70 °C
最低工作温度
组织4 DEDICATED INPUTS, 16 I/O
输出函数MACROCELL
封装主体材料PLASTIC/EPOXY
封装形状SQUARE
封装形式CHIP CARRIER
可编程逻辑类型EE PLD
传播延迟15 ns
认证状态Not Qualified
标称供电电压5 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子形式J BEND
端子位置QUAD
labview后面板如何画一个方框?
labview后面板如何画一个方框? ...
阳光依旧笑春风 编程基础
国产华大超低功耗MCU来了!
没人推荐华大的MCU吗? 那我来推荐大家瞅瞅。486615 486616486618486617 ...
cici-1 国产芯片交流
请教USART 与PC机通信
/*****************************************************************************\ 文件名: main.c 描述;用于MSP430F149。 异步通讯。 版本:4.20.1 sun_seven ......
nillht 微控制器 MCU
基于FPGA的秒表的设计
课程设计刚做完,发个秒表的程序分享下。实验版是Altera公司的ep2c5q208c8,晶振为50Mhz。功能为复位,启停,用6为数码管显示。精确到1/100s。程序为:LIBRARY IEE ......
yz416154664 FPGA/CPLD
CORDIC算法基于FPGA的信号发生器设计。
我做一个CORDIC算法产生正弦波的程序,用Q2编写,但是modelsim能仿真出来正弦波波形,但是signaltap抓的波形是上下相反的,一直找不到原因,希望高手能帮帮忙,谢谢啦! 下面是我的程序: mod ......
liucome199 FPGA/CPLD
带有智能刹车灯控制系统的新型OBD设备
智能刹车灯控制系统是基于视觉感知下的车辆主动安全技术,通过视觉增强和视觉信息传递感知对制动灯点亮反应方式、明暗(亮度)调节、闪光频率(变频)、阶梯式递增或递减、显示颜色、动态文字等 ......
xiongyu0 汽车电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 912  474  2441  1451  1246  11  31  16  17  53 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved