电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MA1116M00DGR

产品描述LVPECL Output Clock Oscillator, 1116MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531MA1116M00DGR概述

LVPECL Output Clock Oscillator, 1116MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MA1116M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1116 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
usr/initramfs_data 的问题
我在编译2.6内核的时候提示错误usr/initramfs_data 有错误,这是什么问题啊?那位高手给解答下,感激不尽!...
yeca3000 嵌入式系统
静电传感器
有谁知道这个静电传感器是什么型号?...
zhdming123 传感器
常见MOS管型号及参数对照表
本帖最后由 qwqwqw2088 于 2019-4-14 23:13 编辑 常见MOS管型号及参数对照表 408860408861408862408863408864408865408866408867408868408869 ...
qwqwqw2088 模拟与混合信号
pxa270+wince6.0 休眠后 无法唤醒问题。。
CPU是 PXA270 + WINCE 6.0 电源按钮接在 CPU GPIO0 管脚上。 通过驱动休眠后,无法唤醒 串口输出信息是 FS: Got Power notif 0x00000002 FSREG: Flushing registry FSRAM: Flushing c ......
djy243 嵌入式系统
ADC模块中SEQ_OVRD的作用?请各位朋友及TI技术员帮个忙
SEQ_OVRD位的作用。资料上写道:置1时覆盖由MAX_CONV设置的最大通道数,在整个模块通道内循环,清0时:允许排序前在规定的最大通道数内进行排序循环。 我不是很理解,是不是说在连续运行模式 ......
Jonny 微控制器 MCU
论坛营销之王,被删不收费!
目前最好的营销方式是什么?当然是论坛营销,速度快,覆盖面广,性价比最高。本文来原于SINO.70341.CC 我们提供论坛发帖最好的方式,全人工手动发帖。 按照发帖量付费,48小时内如果被删不用 ......
asd10 聊聊、笑笑、闹闹

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2454  1965  2408  268  649  50  40  49  6  14 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved