电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531EB354M000DGR

产品描述LVPECL Output Clock Oscillator, 354MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531EB354M000DGR概述

LVPECL Output Clock Oscillator, 354MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531EB354M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率354 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
泰克MSO6的低噪声设计
噪声是一种无处不在的常见问题。几乎处理电路的每个人都要用一定的时间处理噪声,要么找到噪声修复它,要么减少噪声对测量的影响。噪声来自于各种各样的地方,包括设计内部或外部,噪声可 ......
fish001 模拟与混合信号
谁有 索思达SSD-DM642 视频开发板例程资源????
现在正在索思达SSD-DM642 视频开发板上进行开发,但是开发板的资料没有。 请问大家谁有这个开发板的资料,就是板子上几个简单的视频例程就可以了。 能不能发给我一份,谢谢大家了 我的邮箱: ......
背着氧气的鱼 DSP 与 ARM 处理器
【DIY冰墩墩】+迟到运放的冰墩墩
1. 最近一直小忙,这个有趣的DIY活动就迟一点参加,过程还是很有意思滴。做一个运放评估板,原来是要把墩墩的造型作为GND铺铜来用,做了几版对于功能影响比较大,就最终一个简化的。 2、首先 ......
北方 DIY/开源硬件专区
EEWORLD大学堂----DC/DC 变换器设计中的常见错误及解决方案
DC/DC 变换器设计中的常见错误及解决方案:https://training.eeworld.com.cn/course/5117...
hi5 电源技术
麻烦各位帮看看,软件触发AD,配置好之后,SOC置1,但没有进入ADC中断
部分程序贴出来了,ADC中断程序里面我点亮了LED灯的,但程序跑起来之后LED灯没点亮。也就是没有进入中断。我用的是ADC INT1.6,不过那个SEQ中断InitSysCtrl();DINT;IER=0x0000;IFR=0x0000;InitP ......
jonny0811 微控制器 MCU
多功能应急灯设计方案
:)初次参加论坛活动,O(∩_∩)O哈哈~...
solidwants DIY/开源硬件专区

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1772  1645  119  1887  2399  36  34  3  38  49 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved