电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

510BAAM100000BAGR

产品描述LVDS Output Clock Oscillator, 0.1MHz Nom,
产品类别无源元件    振荡器   
文件大小233KB,共26页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

510BAAM100000BAGR概述

LVDS Output Clock Oscillator, 0.1MHz Nom,

510BAAM100000BAGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性ENABLE/DISABLE FUNCTION; COMPLEMENTARY OUTPUT; TR
最长下降时间0.8 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
安装特点SURFACE MOUNT
标称工作频率0.1 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
输出负载100 OHM
物理尺寸5.0mm x 3.2mm x 1.28mm
最长上升时间0.8 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度52/48 %
端子面层Gold (Au) - with Nickel (Ni) barrier

文档预览

下载PDF文档
S i 5 1 0 / 5 11
C
R YS TA L
O
SCILLATOR
(XO) 100 kH
Z
Features
TO
250 MH
Z
Supports any frequency from
100 kHz to 250 MHz
Low jitter operation
2 to 4 week lead times
Total stability includes 10-year
aging
Comprehensive production test
coverage includes crystal ESR and
DLD
On-chip LDO regulator for power
supply noise filtering
3.3, 2.5, or 1.8 V operation
Differential (LVPECL, LVDS,
HCSL) or CMOS output options
Optional integrated 1:2 CMOS
fanout buffer
Runt suppression on OE and
power on
Industry standard 5 x 7 and
3.2 x 5 mm packages
Pb-free, RoHS compliant
–40
to 85
o
C operation
Si5602
Applications
SONET/SDH/OTN
Gigabit Ethernet
Fibre Channel/SAS/SATA
PCI Express
Ordering Information:
See page 14.
3G-SDI/HD-SDI/SDI
Telecom
Switches/routers
FPGA/ASIC clock generation
Pin Assignments:
See page 12.
Description
The Si510/511 XO utilizes Silicon Laboratories' advanced DSPLL technology
to provide any frequency from 100 kHz to 250 MHz. Unlike a traditional XO
where a different crystal is required for each output frequency, the Si510/511
uses one fixed crystal and Silicon Labs’ proprietary DSPLL synthesizer to
generate any frequency across this range. This IC-based approach allows
the crystal resonator to provide enhanced reliability, improved mechanical
robustness, and excellent stability. In addition, this solution provides superior
supply noise rejection, simplifying low jitter clock generation in noisy
environments. Crystal ESR and DLD are individually production-tested to
guarantee performance and enhance reliability. The Si510/511 is factory-
configurable for a wide variety of user specifications, including frequency,
supply voltage, output format, output enable polarity, and stability. Specific
configurations are factory-programmed at time of shipment, eliminating long
lead times and non-recurring engineering charges associated with custom
frequency oscillators.
OE
1
4
V
DD
GND
2
3
CLK
Si510 (CMOS)
NC
OE
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Functional Block Diagram
V
DD
OE
Si510(LVDS/LVPECL/HCSL/
Dual CMOS)
OE
OE
1
1
2
2
3
3
6
6
5
5
4
4
V
DD
V
DD
CLK–
CLK–
CLK+
CLK+
Low Noise Regulator
Fixed
Frequency
Oscillator
Any-Frequency
0.1 to 250 MHz
DSPLL
®
Synthesis
CLK+
CLK–
NC
NC
GND
GND
GND
Si511(LVDS/LVPECL/HCSL/
Dual CMOS)
Rev. 1.1 1/13
Copyright © 2013 by Silicon Laboratories
Si510/511
蓝牙与ZIGBEE
有哪位大佬通能讲讲蓝牙与ZIGBEE的区别么?比如两者的应用场景,方案平台? ...
Fred_1977 无线连接
0.1欧的采样电阻可以用什么代替
可以用一小段导线代替吗?是采样电阻...
ylxinzailushang 电源技术
《EVC高级编程及其应用开发》中的RDA 的例子
《EVC高级编程及其应用开发》中的RDA 的例子,我编译后下载到PPC 2003中运行,当PULL时, //从服务器获取相应数据 void CRDAExamDlg::OnBtnpull() 函数中的 HRESULT hr = C ......
zhaowen0201 嵌入式系统
FPGA Xilinx ISE 运行速度
小弟刚使用ISE,用的V14.3。发现不管做什么都非常慢。打开个IP核也要半天。是版本太高这样么?。。。因为之前一直用的是Quartus ii。。。...
luooove FPGA/CPLD
请问目前监护仪的主板一般采用什么处理器?
请问目前监护仪的主板一般采用什么处理器?想了解一下,目前常用的解决方案,谢谢!...
db0085 医疗电子
请问ShockBurst™ 是什么啊?
大家好,我看2401的收发模式采用 ShockBurst™。但是什么是 ShockBurst™呢? 能给点相关信息吗? 谢谢了...
dreamprosper 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 348  754  2744  1784  2182  48  33  52  32  22 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved