电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CHV1808N2K0681KXT

产品描述Ceramic Capacitor, Multilayer, Ceramic, 2000V, 10% +Tol, 10% -Tol, X7R, 15% TC, 0.00068uF, Surface Mount, 1808, CHIP
产品类别无源元件    电容器   
文件大小318KB,共8页
制造商Cal-Chip Electronics
标准
下载文档 详细参数 全文预览

CHV1808N2K0681KXT概述

Ceramic Capacitor, Multilayer, Ceramic, 2000V, 10% +Tol, 10% -Tol, X7R, 15% TC, 0.00068uF, Surface Mount, 1808, CHIP

CHV1808N2K0681KXT规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Cal-Chip Electronics
包装说明, 1808
Reach Compliance Codecompliant
ECCN代码EAR99
电容0.00068 µF
电容器类型CERAMIC CAPACITOR
介电材料CERAMIC
高度2 mm
长度4.5 mm
制造商序列号CHV
安装特点SURFACE MOUNT
多层Yes
负容差10%
端子数量2
最高工作温度125 °C
最低工作温度-55 °C
封装形状RECTANGULAR PACKAGE
封装形式SMT
包装方法TR, EMBOSSED PLASTIC, 7 INCH
正容差10%
额定(直流)电压(URdc)2000 V
系列CHV1808(X7R,2KV)
尺寸代码1808
表面贴装YES
温度特性代码X7R
温度系数15% ppm/°C
宽度2 mm

文档预览

下载PDF文档
Cal-Chip
Introduction
Electronics, Incorporated
Handling
CHV S
ERIES
High Voltage Ceramic Chip Capacitors
Cal-Chip Electronics, Incorporated operates a policy of continuous
development for its ranges of Multilayer Ceramic Capacitors. Our
unique construction process ensures excellent volumetric efficiency
and stability of capacitance with temperature.
High Voltage Chip MLC’s have extended values in the 500V series to
those previously offered, together with
voltage ranges up to 10kV.
Ceramics are dense, hard, brittle and abrasive materials. They are
liable to suffer mechanical damage in the form of chips or cracks, if
improperly handled.
MLC’s should never be handled with metallic instruments.
D
IELECTRIC
C
HARACTERISTICS
Dielectric classification:
Rated temperature range:
Maximum capacitance change
over temperature range
Tangent of loss angle (tan
δ)
COG / NPO
X7R
Y5V & Z5U
Ultra Stable
-55°C to +125°C
0±30ppm/°C
Cr>50pF≤0.0015
Cr≤50pF=0.0015 (15+0.7)
Cr
100GΩ or
1000s
<10pF ±0.25, ±0.5pF
≥10pF
±1, ±2, ±5, ±10%
1.5 x rated volts
1.5 x rated volts
55/125/56
Zero
Stable
-55°C to +125°C
±15%
≤0.025
General Purpose
+10°C to +85°C
+22 to -56%
≤0.030
Insulation resistance (Ri)
Time Constant (Ri X Cr)
(whichever is less)
Capacitance tolerance
Proof
Voltage
500V
≥1kV
100GΩ or
1000s
+5%, ±10%, ±20%
1.5 x rated volts
1.25 x rated volts
55/125/56
1% per time decade
10GΩ or
100s
±20%, -20+80%
1.5 x rated volts
25/085/56
6% per time decade
Climatic category (IEC)
Aging characteristic (Typ.)
S
URFACE
M
OUNT
C
HIP
C
APACITORS
Ordering Information
Example:
Chip Type
Type No/Size Ref
Termination Options
F=Silver Palladium
N=Nickel Barrier
A=High Leach Resistant Silver Palladium
Voltage d.c.
500=500V
1k0=1kV
2k0=2kV
Packaging
T=178mm(7" reel)
Dielectric Code
C=COG, X=X7R, Z=Z5U,
Y=Y5V
Capacitance Tolerance
Code
F=1%
G=2%
J=5%
K=10%
M=20%
Z=20-80%
CHV
3640
N
1k0
103
K
X
T
3k0=3kV
4k0=4kV
5k0=5kV
250=250V
10k0=10kV
Capacitance Code
电源系统知识贴--8.18更新(谈电源的稳定性).
电源系统知识贴--8.18更新(谈电源的稳定性)....
安_然 模拟电子
應用陶瓷輸出電容來提高LDO穩壓器的穩定性
應用陶瓷輸出電容來提高LDO穩壓器的穩定性 豐富的圖文介紹LDO穩壓器的閉環相位補償,說明了陶瓷電容對LDO的具體影響。...
tonytong 电源技术
【树莓派Pico测评】- AD采集示例及串口通信
本帖最后由 fxyc87 于 2021-2-4 13:37 编辑 关于AD采集官方文档里边已经有很详细的例子了, 版主dcexpert也发布过这样的贴子【RPi PICO】读取内部温度传感器 我这里也玩一波 首先官 ......
fxyc87 MicroPython开源版块
吐槽一下 zturn board。。。
本帖最后由 574433742 于 2015-10-27 04:54 编辑 218810 首先,官方配的 是 4G 的内存卡但是镜像做的事2G 的。 还有2G 需要自己重新分配,这个倒不难,可以看看这个帖子里,有分配的方 ......
574433742 FPGA/CPLD
请教一个问题,ARM总线与DSP总线互联问题
目前设计一块板上,有ARM和DSP总线,请问,怎样让他们互联?或有很好的方法,简单,可靠! 我目前初步设计是用CPLD对总线进行转换。...
eeleader 工业自动化与控制

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1551  2370  978  1219  1214  16  32  15  33  20 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved