电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

PM62B182040

产品描述Film Capacitor, Polyester, 40V, 20% +Tol, 20% -Tol, 18uF, Through Hole Mount, AXIAL LEADED
产品类别无源元件    电容器   
文件大小234KB,共1页
制造商EXXELIA Group
下载文档 详细参数 全文预览

PM62B182040概述

Film Capacitor, Polyester, 40V, 20% +Tol, 20% -Tol, 18uF, Through Hole Mount, AXIAL LEADED

PM62B182040规格参数

参数名称属性值
是否Rohs认证不符合
厂商名称EXXELIA Group
包装说明,
Reach Compliance Codecompliant
电容18 µF
电容器类型FILM CAPACITOR
介电材料POLYESTER
安装特点THROUGH HOLE MOUNT
负容差20%
端子数量2
最高工作温度85 °C
最低工作温度-40 °C
封装形状TUBULAR PACKAGE
正容差20%
额定(直流)电压(URdc)40 V
表面贴装NO
端子形状WIRE
拆了个器件 找不到资料 大家帮忙分析哈 三个电极
我两个图片在报废的机子上拆的CBE...
btty038 以拆会友
【MicroPython网友小疑惑】用它开发产品很容易被copy
你是不是也有此疑虑,用脚本语言开发产品,很容易也很容易,你怎么办?{:1_95:}...
nmg MicroPython开源版块
bta16-600b对交流电压移相问题
今天看到一个电路 甚是好奇,但觊觎手头没有示波器,所以拿出来请教前辈们,电路图(BTA16为大致意思,当然实际比这复杂)如下。A1是交流输入,A2是输出,G是DB3(驱动BTA16),我也模拟了一下,仅仅是感觉用电器瓦数降低了,但真相知道原理啊。下面说下主题,我想知道电阻和电容在这里起什么作用,如果闲麻烦,可以直接说公式或者手画个波形图也行。就是说从A2出来的是什么样的东西,怎样产生的。晚辈先在这...
ligongxiaobie 模拟电子
FPGA连接DDR SDRAM的问题
DDR SDRAM管脚必须连接到FPGA的DQS脚吗,连接到普通的IO脚又有什么影响呢FPGA是484脚的,一个bank的脚有些少,所以一个bank内很难分得下全部的DDR SDRAM的引脚,分两个bank的话有什么要注意的?是不是数据线分到一个bank里,地址线分到一个bank里就可以了请有经验的工程师给说说啊?...
eeleader FPGA/CPLD
终于搞定了,自己定义的数码管的全字符集,欢迎大家使用
终于搞定了,自己定义的数码管的全字符集,欢迎大家使用...
fuckosoon2008 综合技术交流
【平头哥RVB2601创意应用开发】+GPIO的使用
[i=s] 本帖最后由 jinglixixi 于 2022-5-10 19:19 编辑 [/i]在解决了开发环境的构建后,首要学习的就是GPIO口的使用。其实,如果没有过高的设计要求,在通常的情况下基本上用GPIO口与延时函数相配合就能解决大部分的问题,因此掌握GPIO口的使用是十分重要的。那如何来学习GPIO口的使用呢?在没有相关学习教程的情况下,学习例程的程序设计是最简捷的途径。作为GPIO口...
jinglixixi 玄铁RISC-V活动专区

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 83  85  263  549  1682 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved