电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74FCT16374CTPVG8

产品描述Bus Driver, FCT Series, 2-Func, 8-Bit, True Output, CMOS, PDSO48
产品类别逻辑    逻辑   
文件大小224KB,共8页
制造商Renesas(瑞萨电子)
官网地址https://www.renesas.com/
标准
下载文档 详细参数 全文预览

74FCT16374CTPVG8在线购买

供应商 器件名称 价格 最低购买 库存  
74FCT16374CTPVG8 - - 点击查看 点击购买

74FCT16374CTPVG8概述

Bus Driver, FCT Series, 2-Func, 8-Bit, True Output, CMOS, PDSO48

74FCT16374CTPVG8规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Renesas(瑞萨电子)
包装说明SSOP, SSOP48,.4
Reach Compliance Codecompliant
其他特性POWER OFF DISABLE O/PS; IOH MAX DURATION < 1S; MAX OUTPUT SKEW = 0.5NS
系列FCT
JESD-30 代码R-PDSO-G48
JESD-609代码e3
长度15.875 mm
负载电容(CL)50 pF
逻辑集成电路类型BUS DRIVER
最大I(ol)0.064 A
湿度敏感等级1
位数8
功能数量2
端口数量2
端子数量48
最高工作温度85 °C
最低工作温度-40 °C
输出特性3-STATE
输出极性TRUE
封装主体材料PLASTIC/EPOXY
封装代码SSOP
封装等效代码SSOP48,.4
封装形状RECTANGULAR
封装形式SMALL OUTLINE, SHRINK PITCH
包装方法TAPE AND REEL
峰值回流温度(摄氏度)260
电源5 V
Prop。Delay @ Nom-Sup5.2 ns
传播延迟(tpd)5.2 ns
认证状态Not Qualified
座面最大高度2.794 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层Matte Tin (Sn) - annealed
端子形式GULL WING
端子节距0.635 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
触发器类型POSITIVE EDGE
宽度7.493 mm

文档预览

下载PDF文档
IDT74FCT16374AT/CT/ET
FAST CMOS 16-BIT REGISTER (3-STATE)
INDUSTRIAL TEMPERATURE RANGE
FAST CMOS 16-BIT
REGISTER (3-STATE)
IDT74FCT16374AT/CT/ET
FEATURES:
DESCRIPTION:
0.5 MICRON CMOS Technology
High-speed, low-power CMOS replacement for ABT functions
Typical t
SK(o)
(Output Skew) < 250ps
Low input and output leakage
1µA (max.)
ESD > 2000V per MIL-STD-883, Method 3015; > 200V using
machine model (C = 200pF, R = 0)
V
CC
= 5V ±10%
High drive outputs (–32mA I
OH
, 64mA I
OL
)
Power off disable outputs permit “live insertion”
Typical V
OLP
(Output Ground Bounce) < 1.0V at V
CC
= 5V,
T
A
= 25°C
Available in the following packages:
– Industrial: SSOP, TSSOP
The FCT16374T 16-bit edge-triggered D-type register is built using
advanced dual metal CMOS technology. These high-speed, low-power
registers are ideal for use as buffer registers for data synchronization and
storage. The Output Enable (xOE) and clock (xCLK) controls are organized
to operate each device as two 8-bit registers or one 16-bit register with
common clock. Flow-through organization of signal pins simplifies layout. All
inputs are designed with hysteresis for improved noise margin.
The FCT16374T is ideally suited for driving high-capacitance loads and
low-impedance backplanes. The output buffers are designed with power off
disable capability to allow "live insertion" of boards when used as backplane
drivers.
FUNCTIONAL BLOCK DIAGRAM
1
OE
2
OE
1
CLK
1
D
1
2
CLK
D
1
O
1
2
D
1
D
2
O
1
C
C
TO SEVEN OTHER CHANNELS
TO SEVEN OTHER CHANNELS
INDUSTRIAL TEMPERATURE RANGE
1
MARCH 2019
DSC-5452/12
思科(Cisco)招聘(上海):嵌入式,板级设计,测试
有意者请发送中英文简历(word格式)到stephan_lu2000@yahoo.com.cn Index: 1. Junior Board Designer 2. Senior Board Designer 3. Senior Test engineer or test lead 4. SW engineer 5 ......
zheng_qs 嵌入式系统
ZT:现实版的杜拉拉的故事
《杜拉拉升职记好看,被公司人奉为职场宝典,很重要的一部分原因是它除了有精彩的情节,还有很多职场的“教条”,小白领们可以按图索骥,套用在现实中。现在,我们就总结几条“杜拉拉原则”,看 ......
Lazy_Boy 工作这点儿事
DZ60控制LED灯闪烁的C代码
我的板子是DZ60,我需要控制LED灯闪烁的C代码,向各位大侠请教了,谢谢...
莳尙の骑士 NXP MCU
天线基础知识及40+种天线介绍
本帖最后由 btty038 于 2022-7-17 08:56 编辑 天线是无线传输必不可少的部分,除了我们用光纤、电缆、网线等传输有线信号,只要是在空中使用电磁波传播的信号,均需要各种形式的天线。 ......
btty038 无线连接
基于FPGA的USB接口读写设计.pdf
基于FPGA的USB接口读写设计.pdf ...
雷北城 FPGA/CPLD
寻求资深前辈指导
本人从事软件开发的码农,现在对手持智能设备和可穿戴智能设备很感兴趣,但是电子技术完全是个新手,希望有前辈指导,要成长为能自己动手设计、制作智能设备的一些建议和书籍资料。...
snjzxl 综合技术交流

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2517  756  1568  2782  1825  29  3  50  59  10 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved