电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

LTC1741_15

产品描述12-Bit, 65Msps Low Noise ADC
文件大小691KB,共20页
制造商Linear ( ADI )
官网地址http://www.analog.com/cn/index.html
下载文档 全文预览

LTC1741_15概述

12-Bit, 65Msps Low Noise ADC

文档预览

下载PDF文档
LTC1741
12-Bit, 65Msps Low Noise ADC
FEATURES
s
s
s
s
s
s
s
s
s
DESCRIPTIO
s
Sample Rate: 65Msps
72dB SNR and 85dB SFDR (3.2V Range)
70.5dB SNR and 87dB SFDR (2V Range)
No Missing Codes
Single 5V Supply
Power Dissipation: 1.275W
Selectable Input Ranges:
±1V
or
±1.6V
240MHz Full Power Bandwidth S/H
Pin Compatible Family
25Msps: LTC1746 (14-Bit), LTC1745(12-Bit)
50Msps: LTC1744 (14-Bit), LTC1743(12-Bit)
65Msps: LTC1742 (14-Bit), LTC1741(12-Bit)
80Msps: LTC1748 (14-Bit), LTC1747(12-Bit)
48-Pin TSSOP Package
The LTC
®
1741 is an 65Msps, sampling 12-bit A/D con-
verter designed for digitizing high frequency, wide dy-
namic range signals. Pin selectable input ranges of
±1V
and
±1.6V
along with a resistor programmable mode
allow the LTC1741’s input range to be optimized for a wide
variety of applications.
The LTC1741 is perfect for demanding communications
applications with AC performance that includes 72dB
SNR and 85dB spurious free dynamic range. Ultralow jitter
of 0.15ps
RMS
allows undersampling of IF frequencies of up
to 70MHz with excellent noise performance. DC specs
include
±1
LSB INL and
±0.8LSB
DNL over temperature.
The digital interface is compatible with 5V, 3V, 2V and
LVDS logic systems. The ENC and ENC inputs may be
driven differentially from PECL, GTL and other low swing
logic families or from single-ended TTL or CMOS. The low
noise, high gain ENC and ENC inputs may also be driven
by a sinusoidal signal without degrading performance. A
separate output power supply can be operated from 0.5V
to 5V, making it easy to connect directly to any low voltage
DSPs or FIFOs.
The TSSOP package with a flow-through pinout simplifies
the board layout.
APPLICATIO S
s
s
s
s
s
Telecommunications
Receivers
Cellular Base Stations
Spectrum Analysis
Imaging Systems
, LTC and LT are registered trademarks of Linear Technology Corporation.
BLOCK DIAGRA
A
IN+
±1V
DIFFERENTIAL
ANALOG INPUT
65Msps, 12-Bit ADC with a
±1V
Differential Input Range
OV
DD
0.1µF
OF
D11
D0
CLKOUT
0.5V
TO 5V
0.1µF
CORRECTION
LOGIC AND
SHIFT
REGISTER
12
A
IN–
S/H
AMP
12-BIT
PIPELINED ADC
SENSE
BUFFER
RANGE
SELECT
DIFF AMP
1µF
GND
CONTROL LOGIC
1741 BD
V
CM
4.7µF
2.35V
REF
REFLB
0.1µF
1µF
REFHA
4.7µF
REFLA
REFHB ENC
ENC
0.1µF
1µF
DIFFERENTIAL
ENCODE INPUT
U
OUTPUT
LATCHES
OGND
V
DD
1µF
5V
1µF
MSBINV
OE
W
U
1741f
1
关于在CCS v5下MSP-FET430UIF Debugger 固件升级
可以从如下链接找到FET固件的相关说明: http://processors.wiki.ti.com/index.php/MSP_Debug_Stack 关于升级固件的软件在附件中。在升级固件的过程中,需要对FET仿真器进行一次插拔,在我 ......
hansonhe 微控制器 MCU
How do I update the Eclipse plug-in for RVDS 3.1
如题...
bigsoldier 嵌入式系统
静电发生器升压变压器的如何设计
例如通过半桥方式,将直流电压为40V的电压,经过升压变压器和8倍压的倍压整流电路、产生40KV/50W的。 那么这个升压变压器改如何设计呢? 主要是请大家概述一下设计的方法和原则,从哪方面 ......
程序会不会 电源技术
嵌入式WEB技术在控制系统中的应用研究
目前,将Web技术用于工业控制中已经成为一个热点,通过在工业控制底层的现场设备中运行嵌入式Web服务器,可用标准浏览器在Internet网络的远端对这些设备进行访问与控制,通过存储在现场设备中的 ......
songbo 工业自动化与控制
输入电流对电阻的影响
最近自己做实验,有一电流源输出电流通过下拉电阻与430单片机的AD相接,有电容与下拉电阻并联。在实验中发现,单位电流增加,AD寄存器中的数据不是均匀递增,通过测试发现,下拉电阻的阻值随电 ......
zwicky 嵌入式系统
ce6下面用sdio接wifi模块时,如何设置使系统认为模块是一直存在的
ce6下面,用的sdio接的wifi模块,如何设置,使系统认为卡是一直存在的呢? sd卡的时候使用了中断处理,由于模块做到了板子上所以是一直存在的,如何模拟这个卡一直存在的信号呢??...
eeworldcom 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2907  2820  608  1534  2257  22  29  5  48  11 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved