电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

PN4119

产品描述Transistor
产品类别分立半导体    晶体管   
文件大小41KB,共1页
制造商Vishay(威世)
官网地址http://www.vishay.com
下载文档 详细参数 选型对比 全文预览

PN4119在线购买

供应商 器件名称 价格 最低购买 库存  
PN4119 - - 点击查看 点击购买

PN4119概述

Transistor

PN4119规格参数

参数名称属性值
是否Rohs认证不符合
厂商名称Vishay(威世)
包装说明,
Reach Compliance Codeunknown
FET 技术JUNCTION
JESD-609代码e0
最高工作温度150 °C
极性/信道类型N-CHANNEL
最大功率耗散 (Abs)0.3 W
表面贴装NO
端子面层Tin/Lead (Sn/Pb)

PN4119相似产品对比

PN4119 2N4867 2N4868 2N4868A 2N4221A 2N4119 PN4117
描述 Transistor Transistor Transistor Transistor Transistor Transistor Transistor
是否Rohs认证 不符合 不符合 不符合 不符合 不符合 不符合 不符合
Reach Compliance Code unknown unknow unknow unknow unknow unknown unknow
FET 技术 JUNCTION JUNCTION JUNCTION JUNCTION JUNCTION JUNCTION JUNCTION
JESD-609代码 e0 e0 e0 e0 e0 e0 e0
最高工作温度 150 °C 175 °C 175 °C 175 °C 200 °C 175 °C 150 °C
极性/信道类型 N-CHANNEL N-CHANNEL N-CHANNEL N-CHANNEL N-CHANNEL N-CHANNEL N-CHANNEL
最大功率耗散 (Abs) 0.3 W 0.3 W 0.3 W 0.3 W 0.3 W 0.3 W 0.3 W
表面贴装 NO NO NO NO NO NO NO
端子面层 Tin/Lead (Sn/Pb) Tin/Lead (Sn/Pb) Tin/Lead (Sn/Pb) Tin/Lead (Sn/Pb) Tin/Lead (Sn/Pb) Tin/Lead (Sn/Pb) Tin/Lead (Sn/Pb)
Base Number Matches - 1 1 1 1 1 -
学习Quartus2
不知怎样才能快速入门,大家有这方面比较好的资料吗...
CRRBravery DIY/开源硬件专区
年终总结——毕业才是学习的开始
2016就要结束了!还有一个月就放假了,忙着抢回家的票,吼吼好难抢!!!2016给我的感觉就是一直学习,学习,学习。。。所以也就是题目说到的,[b][size=3][color=#ff0000]毕业才是学习的开始[/color][/size][/b]。回首2016,先看一看年初订下的目标。哈哈,让各位见笑了。前两项都算完成吧,驾照今年是没有希望拿了,天天加班是没时间了!!第四项还在努力做思想工作。...
禅师 聊聊、笑笑、闹闹
【GD32L233C-START评测】+开箱和搭建开发环境
前言首先感谢eeworld和兆易创新提供这次试用的机会,之前项目上用过GD32F103CBT6,开发起来还蛮顺手,但是功耗一直是GD的一个比较弱的环节。后面有代理过来推GD的低功耗系列,就是L系列,手头上的项目基本上都是需要低功耗,所以对这个L系列比较感兴趣,正好遇到了这个评测活动,把这个板子玩玩看。看了一下手册,这个单片机是基于ARM Cortex-M23内核,哈哈,最近两年好的都流行M33安全...
laocuo1142 GD32 MCU
苹果无人驾驶测试车升级,头顶雷达传感器
[p=26, null, left][color=rgb(43, 43, 43)][font=SimSun][size=14px]  据英国《每日邮报》8月28日报道,苹果的无人驾驶汽车近日在美国加州森尼维耳市的测试中心现身。据悉,测试车辆经历了重大升级。这辆白色的雷克萨斯SUV测试车的车顶行李架上装载着数十个传感器。[/size][/font][/color][/p][p=26, null, l...
fish001 RF/无线
请问现在STM32系列有大批量稳定供货吗?选型与期待中.
请问现在STM32系列有大批量稳定供货吗?选型与期待中....
qiusheng stm32/stm8
全局时钟资源的例化方法
全局时钟资源的例化方法大致可分为两种:一是在程序中直接例化全局时钟资源;二是通过综合阶段约束或者实现阶段约束实现对全局时钟资源的使用;第一种方法比较简单,用户只需按照前面讲述的5种全局时钟资源的基本使用方法编写代码或者绘制原理图即可。第二方法是通过综合阶段约束或实现阶段的约束完成对全局时钟资源的调用,这种方法根据综合工具和布局布线工具的不同而异。...
eeleader FPGA/CPLD

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 1240  1296  1491  1560  1594 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved