电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CMSH1-20ML_15

产品描述SURFACE MOUNT LOW VF SILICON SCHOTTKY RECTIFIERS
文件大小363KB,共3页
制造商Central Semiconductor
下载文档 全文预览

CMSH1-20ML_15概述

SURFACE MOUNT LOW VF SILICON SCHOTTKY RECTIFIERS

文档预览

下载PDF文档
CMSH1-20ML
CMSH1-40ML
SURFACE MOUNT SILICON
LOW VF
SCHOTTKY RECTIFIERS
1.0 AMP, 20 AND 40 VOLT
w w w. c e n t r a l s e m i . c o m
DESCRIPTION:
The CENTRAL SEMICONDUCTOR CMSH1-20ML
series are surface mount silicon Schottky rectifiers
designed for applications where extremely low forward
voltage drop is required.
MARKING CODES: CMSH1-20ML: CS20ML
CMSH1-40ML: CS40ML
SMA CASE
FEATURES:
• Extremely low forward voltage drop
• High reliability
MAXIMUM RATINGS:
(TA=25°C unless otherwise noted)
SYMBOL
Peak Repetitive Reverse Voltage
VRRM
DC Blocking Voltage
VR
RMS Reverse Voltage
Average Forward Current
Peak Forward Surge Current, tp=8.3ms
Operating and Storage Junction Temperature
Thermal Resistance
Thermal Resistance
ELECTRICAL
SYMBOL
IR
IR
VF
VF
VR(RMS)
IO
IFSM
TJ, Tstg
Θ
JL
Θ
JA
CMSH1-20ML
20
20
14
1.0
30
CMSH1-40ML
40
40
28
UNITS
V
V
V
A
A
°C
°C/W
°C/W
-65 to +150
28
88
CHARACTERISTICS:
(TA=25°C unless otherwise noted)
TEST CONDITIONS
VR=Rated VRRM
VR= Rated VRRM, TC=100°C
IF=1.0A (CMSH1-20ML)
IF=1.0A (CMSH1-40ML)
MAX
0.5
20
0.38
0.40
UNITS
mA
mA
V
V
R5 (6-May 2015)
LED行业究竟现状如何?
很早以前就知道led行业,但一直未做深入了解 , 今天去爬山碰到一个哥们, 向我吹嘘: 1.单多的做不完,要经常性加班. 2.很难在市场上招到合适的人 ,也就是有点led水平的人很难找 3.tcl ......
半导体狂人 LED专区
windows CE重启之后 怎样才能让自己对系统的修改设定保存下来呀?
1.我自己开发的程序,烤的到windows CE系统里面,重启就没有了,还有触摸屏的设定,usb conection的设定都没有了 2.usb conection的波特率对应注册表的哪个键值?...
hzwwqq 嵌入式系统
鸟笼山缴匪记
胡戈新作http://www.6rooms.com/nlsdwatch.php?v=2755真搞笑。胡戈为了拍这片子,快倾家荡产了,网上有人给他颁发了金馒头奖,图文并茂,手中果然捧了一个金馒头,肩上还批了红披肩。他继续涮着 ......
6294316 聊聊、笑笑、闹闹
急急急,求一个MSP430 LSD-FET430UIF仿真器的驱动文件!!
昨天安装一个5.5版本的,一直不好使,仿真器与PC连起来没反应!计算机设备管理器中端口显示有MSP-FET430UIF-CDC(COM4),我以为驱动已经安装好了,然后往板子里烧程序时提示未检测到设备或者设 ......
Double.L 微控制器 MCU
关于2410唤醒的疑惑
我使用的平台是2410 ,系统为CE5.0 ,在做电源管理的时候遇到了如下的问题 1、能够休眠。 经过fw.s中的CPUPOWEROFF后系统可以确定是休眠了,理由是:PWREN 脚为低,CLK0,CLK1,SCK也都为低 ......
spring_hsq 嵌入式系统
【设计工具】赛灵思FPGA PLL 动态重配置技巧
本应用指南首先介绍了通过动态重配置端口 (DRP) 对Spartan-6 FPGA 锁相环(PLL) 的时钟输出频率、相移及占空比进行动态修改的方法。在阐述了内部DRP 控制寄存器的功能后,提供了一个通过状态机 ......
GONGHCU FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 739  1953  123  440  2085  48  30  32  1  3 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved