电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

841N4830

产品描述Fourth generation FemtoClock
文件大小672KB,共28页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 全文预览

841N4830概述

Fourth generation FemtoClock

文档预览

下载PDF文档
FemtoClock® NG Crystal-To-HCSL
Frequency Synthesizer
841N4830
DATA SHEET
General Description
The 841N4830 is a 3 HCSL, 1 LVPECL and 2 LVCMOS output
Synthesizer optimized to generate PCI Express reference clock
frequencies. The device uses IDT’s fourth generation FemtoClock
®
NG technology for synthesis of high clock frequency at very low
phase noise. It provides low power consumption with good power
supply noise rejection. Using a 25MHz, 12pF parallel resonant
crystal, the following frequencies can be generated: 100MHz,
50MHz and 25MHz. Maximum rms phase jitter of 0.36ps, easily
meets PCI Express jitter requirements. The 841N4830 is packaged
in a small 32-pin VFQFN package.
Features
Fourth generation FemtoClock
®
Next Generation (NG) technology
Three differential HCSL outputs, one differential LVPECL and
two single-ended LVCMOS/LVTTL outputs
Crystal oscillator interface designed for a 25MHz, 12pF parallel
resonant crystal
CLK/nCLK input pair can accept the following differential input
levels: LVPECL, LVDS, HCSL
A 25MHz crystal generates output frequencies of: 100MHz,
50MHz and 25MHz
VCO frequency: 2GHz
RMS Phase Jitter @ 100MHz, (12kHz – 20MHz) using a 25MHz
crystal: 0.36ps (maximum)
Power supply noise rejection PSNR: -45dB (typical)
PCI Express Gen 2 (5 Gb/s) jitter compliant
Full 3.3V supply mode
-40°C to 85°C ambient operating temperature
Available in lead-free (RoHS 6) package
Block Diagram
nOE_REF
Pulldown
25MHz LVPECL
Pin Assignment
nOEA
IREF
nQA0
REF_OUT
PLL_BYPASS
Pulldown
nOEA
Pulldown
25MHz
nREF_OUT
32 31 30 29 28 27 26 25
PLL_BYPASS
nOE_REF
nOEB
1
2
3
4
5
6
7
8
9
10 11 12 13 14 15 16
24
QA1
nQA1
V
DDO
QA2
nQA2
GND
QA3
V
DDO_QA3
841N4830
32-Lead VFQFN
5mm x 5mm x 0.925mm
package body
K Package
Top View
GND
23
22
21
20
19
18
17
V
DDO
V
DDA
XTAL_IN
1
100MHz HCSL
OSC
XTAL_OUT
CLK
Pulldown
nCLK
Pullup
CLK_SEL
Pullup
0
PFD
&
LPF
1
FemtoClock® NG
VCO
2GHz
3
QA[2:0]
÷20
0
3
nQA[2:0]
100MHz LVCMOS
DIV2_QB
V
DDA
CLK
nCLK
V
DDO_REF
QA3
V
DD_OSC
nREF_OUT
REF_OUT
CLK_SEL
XTAL_IN
0
100/50MHz
LVCMOS
IREF
QB
÷80
÷2
1
DIV2_QB
Pullup
nOEB
Pulldown
841N4830 Rev E 7/1/15
1
©2015 Integrated Device Technology, Inc.
XTAL_OUT
V
DDO_QB
QB
÷1
QA0
V
DD
END 驱动编写概述
增强型网络驱动(END)是 SOI 模型中数据链路层的实现,它通过 MUX函数和网络服务通信。 ...
frozenviolet 工业自动化与控制
关于FPGA 的一些想法
FPGA 内部的DSP Builder、NIOS II 、纯硬件 都可以做算法, 那么哪一个是主流呢? 另外DSP builder 在算法上比NIOS ii 上有什么优势? 难道是DSP Builder有许多现成的算法模块可以调用? 还 ......
maxcio FPGA/CPLD
怎样向一个模板程序添加头文件
我用evc编程,先使用想到创建了一个基于对话框的项目,名为pp。然后将la.cpp和la.h直接利用添加到 该项目中,然后再对话框类的头文件ppDlg.h中通语句: #include "la.h" 包含la.h文件,但出 ......
skdarkness 嵌入式系统
想利用POE供电做一些小玩意,不知道用什么电源芯片啊?
POE IC,功率越大越好,不知目前最大的能做到多少W?...
不谓侠 电源技术
Concept HDL 库
我是新手自学,请各位帮忙。 请问在Concept HDL 库中如何快速找到自己想要的元件; 自己制作的原理图元件如何利用; 6个引脚的74hc04在库中却是2个引脚显示,怎么用?...
gaojie60 PCB设计
matlab第三课---矩阵的转置
1.矩阵的转置是针对矩阵的变换的基本形式,也就是行列互换的! 故名思议!...
gaoxiao 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1445  989  903  78  48  15  40  47  21  11 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved