电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

KM644002AJ-17

产品描述Standard SRAM, 1MX4, 17ns, CMOS, PDSO32, 0.400 INCH, PLASTIC, SOJ-32
产品类别存储    存储   
文件大小332KB,共6页
制造商SAMSUNG(三星)
官网地址http://www.samsung.com/Products/Semiconductor/
下载文档 详细参数 选型对比 全文预览

KM644002AJ-17概述

Standard SRAM, 1MX4, 17ns, CMOS, PDSO32, 0.400 INCH, PLASTIC, SOJ-32

KM644002AJ-17规格参数

参数名称属性值
是否Rohs认证不符合
厂商名称SAMSUNG(三星)
零件包装代码SOJ
包装说明SOJ, SOJ32,.44
针数32
Reach Compliance Codeunknown
ECCN代码3A991.B.2.A
最长访问时间17 ns
I/O 类型COMMON
JESD-30 代码R-PDSO-J32
JESD-609代码e0
长度20.96 mm
内存密度4194304 bit
内存集成电路类型STANDARD SRAM
内存宽度4
功能数量1
端子数量32
字数1048576 words
字数代码1000000
工作模式ASYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织1MX4
输出特性3-STATE
封装主体材料PLASTIC/EPOXY
封装代码SOJ
封装等效代码SOJ32,.44
封装形状RECTANGULAR
封装形式SMALL OUTLINE
并行/串行PARALLEL
峰值回流温度(摄氏度)NOT SPECIFIED
电源5 V
认证状态Not Qualified
座面最大高度3.76 mm
最大待机电流0.01 A
最小待机电流4.5 V
最大压摆率0.145 mA
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层Tin/Lead (Sn/Pb)
端子形式J BEND
端子节距1.27 mm
端子位置DUAL
处于峰值回流温度下的最长时间NOT SPECIFIED
宽度10.16 mm

KM644002AJ-17相似产品对比

KM644002AJ-17 KM644002AJ-20 KM644002AJI-17 KM644002AJE-15 KM644002AJE-17 KM644002AJI-20 KM644002AJE-20 KM644002AJI-15 KM644002AJ-15
描述 Standard SRAM, 1MX4, 17ns, CMOS, PDSO32, 0.400 INCH, PLASTIC, SOJ-32 Standard SRAM, 1MX4, 20ns, CMOS, PDSO32, 0.400 INCH, PLASTIC, SOJ-32 Standard SRAM, 1MX4, 17ns, CMOS, PDSO32, 0.400 INCH, PLASTIC, SOJ-32 Standard SRAM, 1MX4, 15ns, CMOS, PDSO32, 0.400 INCH, PLASTIC, SOJ-32 Standard SRAM, 1MX4, 17ns, CMOS, PDSO32, 0.400 INCH, PLASTIC, SOJ-32 Standard SRAM, 1MX4, 20ns, CMOS, PDSO32, 0.400 INCH, PLASTIC, SOJ-32 Standard SRAM, 1MX4, 20ns, CMOS, PDSO32, 0.400 INCH, PLASTIC, SOJ-32 Standard SRAM, 1MX4, 15ns, CMOS, PDSO32, 0.400 INCH, PLASTIC, SOJ-32 Standard SRAM, 1MX4, 15ns, CMOS, PDSO32, 0.400 INCH, PLASTIC, SOJ-32
是否Rohs认证 不符合 不符合 不符合 不符合 不符合 不符合 不符合 不符合 不符合
零件包装代码 SOJ SOJ SOJ SOJ SOJ SOJ SOJ SOJ SOJ
包装说明 SOJ, SOJ32,.44 SOJ, SOJ32,.44 SOJ, SOJ32,.44 SOJ, SOJ32,.44 SOJ, SOJ32,.44 SOJ, SOJ32,.44 SOJ, SOJ32,.44 SOJ, SOJ32,.44 SOJ, SOJ32,.44
针数 32 32 32 32 32 32 32 32 32
Reach Compliance Code unknown unknown unknown unknown unknown unknown unknown unknown unknown
ECCN代码 3A991.B.2.A 3A991.B.2.A 3A991.B.2.A 3A991.B.2.A 3A991.B.2.A 3A991.B.2.A 3A991.B.2.A 3A991.B.2.A 3A991.B.2.A
最长访问时间 17 ns 20 ns 17 ns 15 ns 17 ns 20 ns 20 ns 15 ns 15 ns
I/O 类型 COMMON COMMON COMMON COMMON COMMON COMMON COMMON COMMON COMMON
JESD-30 代码 R-PDSO-J32 R-PDSO-J32 R-PDSO-J32 R-PDSO-J32 R-PDSO-J32 R-PDSO-J32 R-PDSO-J32 R-PDSO-J32 R-PDSO-J32
JESD-609代码 e0 e0 e0 e0 e0 e0 e0 e0 e0
长度 20.96 mm 20.96 mm 20.96 mm 20.96 mm 20.96 mm 20.96 mm 20.96 mm 20.96 mm 20.96 mm
内存密度 4194304 bit 4194304 bit 4194304 bit 4194304 bit 4194304 bit 4194304 bit 4194304 bit 4194304 bit 4194304 bit
内存集成电路类型 STANDARD SRAM STANDARD SRAM STANDARD SRAM STANDARD SRAM STANDARD SRAM STANDARD SRAM STANDARD SRAM STANDARD SRAM STANDARD SRAM
内存宽度 4 4 4 4 4 4 4 4 4
功能数量 1 1 1 1 1 1 1 1 1
端子数量 32 32 32 32 32 32 32 32 32
字数 1048576 words 1048576 words 1048576 words 1048576 words 1048576 words 1048576 words 1048576 words 1048576 words 1048576 words
字数代码 1000000 1000000 1000000 1000000 1000000 1000000 1000000 1000000 1000000
工作模式 ASYNCHRONOUS ASYNCHRONOUS ASYNCHRONOUS ASYNCHRONOUS ASYNCHRONOUS ASYNCHRONOUS ASYNCHRONOUS ASYNCHRONOUS ASYNCHRONOUS
最高工作温度 70 °C 70 °C 85 °C 85 °C 85 °C 85 °C 85 °C 85 °C 70 °C
最低工作温度 - - -40 °C -25 °C -25 °C -40 °C -25 °C -40 °C -
组织 1MX4 1MX4 1MX4 1MX4 1MX4 1MX4 1MX4 1MX4 1MX4
输出特性 3-STATE 3-STATE 3-STATE 3-STATE 3-STATE 3-STATE 3-STATE 3-STATE 3-STATE
封装主体材料 PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 SOJ SOJ SOJ SOJ SOJ SOJ SOJ SOJ SOJ
封装等效代码 SOJ32,.44 SOJ32,.44 SOJ32,.44 SOJ32,.44 SOJ32,.44 SOJ32,.44 SOJ32,.44 SOJ32,.44 SOJ32,.44
封装形状 RECTANGULAR RECTANGULAR RECTANGULAR RECTANGULAR RECTANGULAR RECTANGULAR RECTANGULAR RECTANGULAR RECTANGULAR
封装形式 SMALL OUTLINE SMALL OUTLINE SMALL OUTLINE SMALL OUTLINE SMALL OUTLINE SMALL OUTLINE SMALL OUTLINE SMALL OUTLINE SMALL OUTLINE
并行/串行 PARALLEL PARALLEL PARALLEL PARALLEL PARALLEL PARALLEL PARALLEL PARALLEL PARALLEL
峰值回流温度(摄氏度) NOT SPECIFIED NOT SPECIFIED NOT SPECIFIED NOT SPECIFIED NOT SPECIFIED NOT SPECIFIED NOT SPECIFIED NOT SPECIFIED NOT SPECIFIED
电源 5 V 5 V 5 V 5 V 5 V 5 V 5 V 5 V 5 V
认证状态 Not Qualified Not Qualified Not Qualified Not Qualified Not Qualified Not Qualified Not Qualified Not Qualified Not Qualified
座面最大高度 3.76 mm 3.76 mm 3.76 mm 3.76 mm 3.76 mm 3.76 mm 3.76 mm 3.76 mm 3.76 mm
最大待机电流 0.01 A 0.01 A 0.01 A 0.01 A 0.01 A 0.01 A 0.01 A 0.01 A 0.01 A
最小待机电流 4.5 V 4.5 V 4.5 V 4.5 V 4.5 V 4.5 V 4.5 V 4.5 V 4.5 V
最大压摆率 0.145 mA 0.16 mA 0.145 mA 0.15 mA 0.145 mA 0.14 mA 0.14 mA 0.15 mA 0.17 mA
最大供电电压 (Vsup) 5.5 V 5.5 V 5.5 V 5.5 V 5.5 V 5.5 V 5.5 V 5.5 V 5.5 V
最小供电电压 (Vsup) 4.5 V 4.5 V 4.5 V 4.5 V 4.5 V 4.5 V 4.5 V 4.5 V 4.5 V
标称供电电压 (Vsup) 5 V 5 V 5 V 5 V 5 V 5 V 5 V 5 V 5 V
表面贴装 YES YES YES YES YES YES YES YES YES
技术 CMOS CMOS CMOS CMOS CMOS CMOS CMOS CMOS CMOS
温度等级 COMMERCIAL COMMERCIAL INDUSTRIAL OTHER OTHER INDUSTRIAL OTHER INDUSTRIAL COMMERCIAL
端子面层 Tin/Lead (Sn/Pb) Tin/Lead (Sn/Pb) Tin/Lead (Sn/Pb) Tin/Lead (Sn/Pb) Tin/Lead (Sn/Pb) Tin/Lead (Sn/Pb) Tin/Lead (Sn/Pb) Tin/Lead (Sn/Pb) Tin/Lead (Sn/Pb)
端子形式 J BEND J BEND J BEND J BEND J BEND J BEND J BEND J BEND J BEND
端子节距 1.27 mm 1.27 mm 1.27 mm 1.27 mm 1.27 mm 1.27 mm 1.27 mm 1.27 mm 1.27 mm
端子位置 DUAL DUAL DUAL DUAL DUAL DUAL DUAL DUAL DUAL
处于峰值回流温度下的最长时间 NOT SPECIFIED NOT SPECIFIED NOT SPECIFIED NOT SPECIFIED NOT SPECIFIED NOT SPECIFIED NOT SPECIFIED NOT SPECIFIED NOT SPECIFIED
宽度 10.16 mm 10.16 mm 10.16 mm 10.16 mm 10.16 mm 10.16 mm 10.16 mm 10.16 mm 10.16 mm
厂商名称 SAMSUNG(三星) - SAMSUNG(三星) SAMSUNG(三星) SAMSUNG(三星) SAMSUNG(三星) SAMSUNG(三星) SAMSUNG(三星) SAMSUNG(三星)
一种具有恒功率控制的单级功率因数校正电路
一种具有恒功率控制的单级功率因数校正电路 摘要:提出了一种具有恒功率控制的单级功率因数校正电路。该电路功率因数校正级工作在电流断续模式,具有较低的总谐波畸变和较高的功率因数。该电路 ......
zbz0529 工业自动化与控制
转载------变压器同名端检测方法
325502325503 感觉很实用,分享下。 ...
lovelee 综合技术交流
如何进行GPS开发,需要什么设备?如何选择GPS模块和MCU
最近再研究GPS设备,但是不知道开发GPS需要什么样的开发板,如何选择GPS模块和MCU,有什么标准吗?有开发经验的指点一下,谢谢!...
wangxuguang150 嵌入式系统
收发器在接收端为什么要采用一个bitslip模块以及该模块的实现
RT。 采用了altlvds_tx和altlvds_rx核,在接收端串行转并行以后,采用了一个bitslip模块。好像完成了一个比特偏移的功能。 这里不是很明白为什么要采用bitslip,还有如果要自己用verilog来实 ......
robertslyh FPGA/CPLD
请大家帮忙
我刚注册的,不知道怎么得这个芯币哟,额!...
xzhxcf PCB设计
我的书 这么快就到了!!
在图书馆看到这本书,觉得还不错,遂入手一本,留作茶余饭后学习一番~~~上个图: ...
季夏木槿 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1905  2172  2715  1115  420  16  46  8  42  14 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved