电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT10484S10DF

产品描述Standard SRAM, 4KX4, 10ns, CDIP28
产品类别存储    存储   
文件大小96KB,共7页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 全文预览

IDT10484S10DF概述

Standard SRAM, 4KX4, 10ns, CDIP28

IDT10484S10DF规格参数

参数名称属性值
是否无铅含铅
是否Rohs认证不符合
厂商名称IDT (Integrated Device Technology)
Reach Compliance Codenot_compliant
最长访问时间10 ns
I/O 类型SEPARATE
JESD-30 代码R-XDIP-T28
JESD-609代码e0
内存密度16384 bit
内存集成电路类型STANDARD SRAM
内存宽度4
负电源额定电压-5.2 V
端子数量28
字数4096 words
字数代码4000
工作模式ASYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织4KX4
输出特性OPEN-EMITTER
封装主体材料CERAMIC
封装代码DIP
封装等效代码DIP28,.4
封装形状RECTANGULAR
封装形式IN-LINE
并行/串行PARALLEL
峰值回流温度(摄氏度)225
电源-5.2 V
认证状态Not Qualified
表面贴装NO
温度等级COMMERCIAL
端子面层Tin/Lead (Sn/Pb)
端子形式THROUGH-HOLE
端子节距2.54 mm
端子位置DUAL
处于峰值回流温度下的最长时间30

文档预览

下载PDF文档
®
HIGH-SPEED BiCMOS
ECL STATIC RAM
16K (4K x 4-BIT) SRAM
Integrated Device Technology, Inc.
PRELIMINARY
IDT10484, IDT10A484
IDT100484, IDT100A484
IDT101484, IDT101A484
FEATURES:
• 4096-words x 4-bit organization
• Address access time: 4/4.5/5/7/8/10/15 ns
• Low power dissipation: 900mW (typ.)
• Guaranteed Output Hold time
• Fully compatible with ECL logic levels
• Separate data input and output
• Corner and Center power pin pinouts
• Standard through-hole and surface mount packages
• Guaranteed-performance die available for MCMs/hybrids
• MIL-STD-883, Class B product available
DESCRIPTION:
The IDT10484(10A484), IDT100484(100A484) and
IDT101484(101A484) are 16,384-bit high-speed BiCEMOS™
ECL static random access memories organized as 4Kx4, with
separate data inputs and outputs. All I/Os are fully compatible
with ECL levels.
These devices are part of a family of asynchronous four-
bit-wide ECL SRAMs. This device is available in both the
traditional corner-power pinout, and "revolutionary" center-
power pin configurations. Because they are manufactured in
BiCEMOS™ technology, power dissipation is greatly reduced
over equivalent bipolar devices. Low power operation pro-
vides higher system reliability and makes possible the use of
the plastic SOJ package for high-density surface mount
assembly.
The fast access time and guaranteed Output Hold time
allow greater margin for system timing variation. DataIN setup
time specified with respect to the trailing edge of Write Pulse
eases write timing allowing balanced Read and Write cycle
times.
FUNCTIONAL BLOCK DIAGRAM
A
0
16,384-BIT
MEMORY ARRAY
DECODER
V
CC
V
EE
A
11
D
0
D
1
D
2
D
3
WE1
WE2
CS
SENSE AMPS
AND READ/WRITE
CONTROL
Q
0
Q
1
Q
2
Q
3
2811 drw 01
BiCEMOS is a trademark of Integrated Device Technology, Inc.
COMMERCIAL TEMPERATURE RANGE
©1991
Integrated Device Technology, Inc.
JANUARY 1992
DSC-8018/4
1
C2000芯片烧写方法
TI对于烧写芯片一般是这样建议的: ◆小于1000:用JTAG烧写或者通过串口烧写。 M3,C2000没有类似于MSP430 GANG430这种工具。可能会有一些大型的烧写器,这里可以问问System General ......
dontium 微控制器 MCU
课程3.3.4中提到的交流等电位应如何理解
基于课程 电子电路基础知识讲座 的讨论 https://training.eeworld.com.cn/course/3818 课程3.3.4中提到的交流等电位应如何理解?视频上说,从直流电源的角度,由Va=Vb+Vcc推导出file:/ ......
鬼谷第九 电源技术
求载波发射机和载波接收机原理图
本帖最后由 paulhyde 于 2014-9-15 09:50 编辑 载波发射机要求:由COMS门电路及RC元件组成.宽',窄脉冲序列调制载波幅值(ASK),得到宽,窄调幅波.载波中心频率是150KHZ. 接收机:能将发射机的信号 ......
yuda868 电子竞赛
如何控制FPGA烧写时io口的电平
RT 用的是altera的fpga,在烧写jtag时,其余io口会被拉高,而不是三态 会把俺的外围电路烧坏,有没有办法配置? 像device里设置那样把不用的io口状态设置一下。...
jatamatadada FPGA/CPLD
请问有没哪位使用Keil uVision4或者tkstudio用汇编写过lpc1114的程序?
如题,有的话可以发一份简单的例程给我吗?或者把大概思路说一下,谢谢! 我的邮箱是:psmeng@gmail.com...
kanoka NXP MCU
美国高科技出口管制:为啥ADC比DAC要求严格?
本帖最后由 dontium 于 2015-1-23 13:21 编辑 在这里抛个问题,考考大家: 一般对ADC的出口管制相当严格,而DAC往往显得并不是那么计较 大家猜猜看是什么原因? ...
clark 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1982  879  774  2656  2107  40  18  16  54  43 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved