电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT101A484S5DF

产品描述Standard SRAM, 4KX4, 5ns, CDIP28
产品类别存储    存储   
文件大小96KB,共7页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 全文预览

IDT101A484S5DF概述

Standard SRAM, 4KX4, 5ns, CDIP28

IDT101A484S5DF规格参数

参数名称属性值
是否无铅含铅
是否Rohs认证不符合
厂商名称IDT (Integrated Device Technology)
Reach Compliance Codenot_compliant
最长访问时间5 ns
I/O 类型SEPARATE
JESD-30 代码R-XDIP-T28
JESD-609代码e0
内存密度16384 bit
内存集成电路类型STANDARD SRAM
内存宽度4
负电源额定电压-5.2 V
端子数量28
字数4096 words
字数代码4000
工作模式ASYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织4KX4
输出特性OPEN-EMITTER
封装主体材料CERAMIC
封装代码DIP
封装等效代码DIP28,.4
封装形状RECTANGULAR
封装形式IN-LINE
并行/串行PARALLEL
峰值回流温度(摄氏度)225
电源-5.2 V
认证状态Not Qualified
表面贴装NO
温度等级COMMERCIAL
端子面层Tin/Lead (Sn/Pb)
端子形式THROUGH-HOLE
端子节距2.54 mm
端子位置DUAL
处于峰值回流温度下的最长时间30

文档预览

下载PDF文档
®
HIGH-SPEED BiCMOS
ECL STATIC RAM
16K (4K x 4-BIT) SRAM
Integrated Device Technology, Inc.
PRELIMINARY
IDT10484, IDT10A484
IDT100484, IDT100A484
IDT101484, IDT101A484
FEATURES:
• 4096-words x 4-bit organization
• Address access time: 4/4.5/5/7/8/10/15 ns
• Low power dissipation: 900mW (typ.)
• Guaranteed Output Hold time
• Fully compatible with ECL logic levels
• Separate data input and output
• Corner and Center power pin pinouts
• Standard through-hole and surface mount packages
• Guaranteed-performance die available for MCMs/hybrids
• MIL-STD-883, Class B product available
DESCRIPTION:
The IDT10484(10A484), IDT100484(100A484) and
IDT101484(101A484) are 16,384-bit high-speed BiCEMOS™
ECL static random access memories organized as 4Kx4, with
separate data inputs and outputs. All I/Os are fully compatible
with ECL levels.
These devices are part of a family of asynchronous four-
bit-wide ECL SRAMs. This device is available in both the
traditional corner-power pinout, and "revolutionary" center-
power pin configurations. Because they are manufactured in
BiCEMOS™ technology, power dissipation is greatly reduced
over equivalent bipolar devices. Low power operation pro-
vides higher system reliability and makes possible the use of
the plastic SOJ package for high-density surface mount
assembly.
The fast access time and guaranteed Output Hold time
allow greater margin for system timing variation. DataIN setup
time specified with respect to the trailing edge of Write Pulse
eases write timing allowing balanced Read and Write cycle
times.
FUNCTIONAL BLOCK DIAGRAM
A
0
16,384-BIT
MEMORY ARRAY
DECODER
V
CC
V
EE
A
11
D
0
D
1
D
2
D
3
WE1
WE2
CS
SENSE AMPS
AND READ/WRITE
CONTROL
Q
0
Q
1
Q
2
Q
3
2811 drw 01
BiCEMOS is a trademark of Integrated Device Technology, Inc.
COMMERCIAL TEMPERATURE RANGE
©1991
Integrated Device Technology, Inc.
JANUARY 1992
DSC-8018/4
1
选型一个升降压的方案
正在选型一个升降压的方案,18到30V输入,24V输出2A,用LM5156适合吗? ...
qwqwqw2088 模拟与混合信号
STM32F107VC金龙开发板 第十四章 金龙107——RS485
第十四章 金龙107——RS485 14.1 RS485 : RS485是采用差分信号负逻辑来传输信号的,-2V~-6V表示“0”,+2V~+6V表示“1”。RS485有两线制和四线制两种接线,四线制只能实 ......
旺宝电子 stm32/stm8
写了个2440下的wince SPI驱动,请高手看下有什么问题
#include #include #include #include #include #include #include #include #include //#include #include #include #include #include "s2440.h" //#include "S ......
weixichao 嵌入式系统
MSP430F5529库函数
大学期间写的MSP430F5529库函数,期间断断续续写了快一年,从刚开始的1.0版本到最后的2.+版本,最后才有了让笔者满意的库函数。 MSP430是一款中低端的单片机,以至于很多人认为它不需要 ......
fish001 微控制器 MCU
WINCE5.0下COM组件注册后内核定制问题。
因开发ADOCE相关的东东,注册相关的DLL后如何把这个状态保存下来(或通过PB的内核定制打包到BIN里)? 现有思路如下: 1st, 把COM的DLL导出,放进PB的相应的PLATFORM的FILES目录,修改BIB ......
liuliu987 嵌入式系统
"唐伯虎"的诗
我今天群里来了个贴子.看了一下,觉得是"唐寅"的大作.不敢独享特发上来.请大家签定一下: 写字楼里写字间,写字间中程序员;程序人员写程序,又将程序换酒钱;酒醒只在屏前坐,酒醉还来屏下眠 ......
ddllxxrr 聊聊、笑笑、闹闹

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 157  2522  2582  1415  2635  4  51  52  29  54 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved