电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT70V05L35

产品描述Dual-Port SRAM, 8KX8, 35ns, CMOS, CPGA68, 1.180 X 1.180 INCH, 0.160 INCH HEIGHT, CERAMIC, PGA-68
产品类别存储    存储   
文件大小160KB,共22页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 全文预览

IDT70V05L35概述

Dual-Port SRAM, 8KX8, 35ns, CMOS, CPGA68, 1.180 X 1.180 INCH, 0.160 INCH HEIGHT, CERAMIC, PGA-68

IDT70V05L35规格参数

参数名称属性值
厂商名称IDT (Integrated Device Technology)
零件包装代码PGA
包装说明1.180 X 1.180 INCH, 0.160 INCH HEIGHT, CERAMIC, PGA-68
针数68
Reach Compliance Codecompliant
ECCN代码EAR99
最长访问时间35 ns
JESD-30 代码S-CPGA-P68
JESD-609代码e0
长度29.464 mm
内存密度65536 bit
内存集成电路类型DUAL-PORT SRAM
内存宽度8
功能数量1
端子数量68
字数8192 words
字数代码8000
工作模式ASYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织8KX8
封装主体材料CERAMIC, METAL-SEALED COFIRED
封装代码PGA
封装形状SQUARE
封装形式GRID ARRAY
并行/串行PARALLEL
认证状态Not Qualified
座面最大高度5.207 mm
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)3 V
标称供电电压 (Vsup)3.3 V
表面贴装NO
技术CMOS
温度等级COMMERCIAL
端子面层TIN LEAD
端子形式PIN/PEG
端子节距2.54 mm
端子位置PERPENDICULAR
宽度29.464 mm

文档预览

下载PDF文档
HIGH-SPEED 3.3V
8K x 8 DUAL-PORT
STATIC RAM
Features
IDT70V05S/L
True Dual-Ported memory cells which allow simultaneous
reads of the same memory location
High-speed access
– Commercial: 15/20/25/35/55ns (max.)
– Industrial: 20ns (max.)
Low-power operation
– IDT70V05S
Active: 400mW (typ.)
Standby: 3.3mW (typ.)
– IDT70V05L
Active: 380mW (typ.)
Standby: 660
µ
W (typ.)
IDT70V05 easily expands data bus width to 16 bits or more
using the Master/Slave select when cascading more than
one device
M/S = V
IH
for
BUSY
output flag on Master
M/S = V
IL
for
BUSY
input on Slave
Interrupt Flag
On-chip port arbitration logic
Full on-chip hardware support of semaphore signaling
between ports
Fully asynchronous operation from either port
TTL-compatible, single 3.3V (±0.3V) power supply
Available in 68-pin PGA and PLCC, and a 64-pin TQFP
Industrial temperature range (-40°C to +85°C) is available
for selected speeds
Functional Block Diagram
OE
L
CE
L
R/W
L
OE
R
CE
R
R/W
R
I/O
0L
- I/O
7L
I/O
Control
BUSY
L
(1,2)
,
I/O
Control
I/O
0R
-I/O
7R
BUSY
R
A
12R
A
0R
(1,2)
A
12L
A
0L
Address
Decoder
13
MEMORY
ARRAY
13
Address
Decoder
CE
L
OE
L
R/W
L
ARBITRATION
INTERRUPT
SEMAPHORE
LOGIC
CE
R
OE
R
R/W
R
SEM
L
(2)
INT
L
NOTES:
1. (MASTER):
BUSY
is output; (SLAVE):
BUSY
is input.
2.
BUSY
outputs and
INT
outputs are non-tri-stated push-pull.
M/S
SEM
R
INT
R
(2)
2942 drw 01
DECEMBER 2001
1
©2001 Integrated Device Technology, Inc.
DSC 2941/7
stm32f427的Timer1通道干扰问题
本帖最后由 yup1983 于 2017-11-15 11:31 编辑 最近使用gd32f450,用stm32cube创建的工程,使用stm32f427这个型号,在TIMER1的ch1,ch3,ch4这三个通道上分别按需求产生66个PWM波,但是现在 ......
yup1983 stm32/stm8
Am29lv400b的Verilog模型
看到论坛上有SDRAM和SRAM的模型,我来上传一个FALSH的模型,帮忙补全!...
wstt FPGA/CPLD
做单片机编程
做单片机编程 联系人QQ263539498 联系人邮箱jidexiu2001@yahoo.com.cn 手机:15051470217...
patch 单片机
要开发个USB驱动程序,怎么样开始?
小弟 毕业设计选了“USB驱动开发”,由于我是学JAVA 的 对VC++一点都不懂,叫我从何下手呀 早知道选个容易点的题目。有知道的 一定帮我呀 感激不尽 QQ:617084792 Email:walqclm@163.com ......
anuana 嵌入式系统
51单片机上如何实现动态的开机logo?
我是做LCD的想做个显示器的动态开机LOGO,51单片机上如何实现动态的开机logo?请教了。...
emily_fy 51单片机
多次初始化、重定义错误该怎么办?求大佬指教
467348467347467346 ...
建档扶贫对象 51单片机

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2392  2375  1273  174  2403  49  48  26  4  59 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved