电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531EC195M000DG

产品描述LVPECL Output Clock Oscillator, 195MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531EC195M000DG概述

LVPECL Output Clock Oscillator, 195MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531EC195M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率195 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
谈多节串联后的锂电池容量均衡和在线测量
对锂电池的应用,随着性价比的逐步提高和对绿色能源的新认识,越发显示出它的强大生命力。应用范围越来越大。目前在向高电压(几十节以上电源串联)和大容量应用方面发展。因此,在技术上也提出 ......
holy20052005 电源技术
ARM7的IO口不够用,采用什么方法扩展GPIO口?
请教一下IO口不够用,大家一般都用什么方法来扩展IO口? 本帖最后由 MD2010 于 2010-11-23 11:44 编辑 ]...
MD2010 ARM技术
virtex-2 ddr sdram
请问哪位大侠有使用过EDK9.1 下的OPB DDR SDRAM IP核,我使用的器件是XC2V6000,DDR SDRAM输入时钟为100Mhz,工程编译均正确,对DDR SDRAM进行读操作时程序会死机,DDR SDRAM使用的是两片MT46V6 ......
jiyunjkm FPGA/CPLD
wm下如何控制输入法
我用vs的c#在windows mobile写应用程序,有菜单的时候 系统默认总是回出来输入法面板,请问有什么方法,我可以控制他么,就是不要他出现,或者当他出现的时候,我能知道,要我的窗体大小改变,以适应他 ......
aluoqiang 嵌入式系统
求助 查询sqlite数据库并显示的问题
这是我在网上查到的一种方法: CppSQLite3DB db; db.open(L"\\storge\\mySqlite.db"); CppSQLite3Query q = db.execQuery(L"select * from Address_List where NUMBER ='"+m ......
nanzhazhou 嵌入式系统
交越失真的原理
什么是交越失真???原理又是什么??...
fighting 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1827  597  2102  1897  1393  20  4  40  25  48 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved