电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050GATCB27.000/16.000

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Diodes
官网地址http://www.diodes.com/
下载文档 详细参数 全文预览

PT7V4050GATCB27.000/16.000概述

PLL/Frequency Synthesis Circuit,

PT7V4050GATCB27.000/16.000规格参数

参数名称属性值
包装说明,
Reach Compliance Codecompli
Base Number Matches1

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
【平头哥RVB2601创意应用开发】 六、RVB2601之声音播放测试
RVB2601提供了Player Demo,测试后也能正常发声,是通过Cli命令行的方式控制的。Demo例程也比较简单,就不啰嗦了。 在project窗口发现还有一些其他的声音文件 596137 于是想测试一下 ......
kit7828 玄铁RISC-V活动专区
异步时域数据处理
我用cpld做了两块板子,一块AD ,串并转换发射数据,一块接收数据。但接收数据总是有点不准确,后来发现原因是时钟不同步,但是没办法把两块板子用同一个时钟源,两块板子上的晶振都是75M,数据 ......
gaosjp FPGA/CPLD
峰值检测电路
各位大侠,我想要对正弦波整流后的电路进行A/D转换,所以我搭了一个峰值检测电路,但是结果不是我想要的。在我改大输入正弦波的幅值时,检测到的峰值会跟随着变大;然而当我再减小输入正弦波幅 ......
阿昌想变胖 分立器件
MCU的AD数模隔离方案
本帖最后由 kingdjh 于 2018-5-7 13:16 编辑 354160 如图所示的系统,想咨询下转换板的电源方案。 多问一句,LDO和电源基准有什么区别? 现在的方案是Vcc_a和Vcc_b是一个,然后电桥的干 ......
kingdjh PCB设计
MicroPython增加对 pyboard.py 的说明
MicroPython增加对pyboard.py 的使用说明 docs/reference: Add docs describing use of pyboard.py. ...
dcexpert MicroPython开源版块
打了一下午的篮球,手感不佳啊
跟着一帮体育系的打篮球,打的是半场,一下午打了两场,脚都要抽筋了。 第一场基本上是没手感,貌似是没投中一个,虽然投的也不多,我这身材被他们一顶就飞了,根本就没得打,没赢一次。(我 ......
shelion 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1549  341  1245  715  206  29  13  54  53  35 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved