电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531SB761M000DG

产品描述LVDS Output Clock Oscillator, 761MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531SB761M000DG概述

LVDS Output Clock Oscillator, 761MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531SB761M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率761 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
我手上有个fpga高级开发板,大家过来看看
tmII ep2c35f672c8n大家给估个价,行的话我想卖了它,还有两本说明不过是日文的 图片如下: 7330473305型号altera cyclone 733087330773306 ...
cys200988 FPGA/CPLD
抢楼有礼:看直播,深入了解ST最新 MEMS气压计原理、操作、防水结构设计
可爱的社区工程师注意啦,11月26日周四下午14:00,ST将举行 MEMS高精度气压传感器设计入门在线研讨会。干货多多,不要错过哇,PS:社区工程师参与会有特别福利哦,往下看,往下看。 研讨 ......
nmg MEMS传感器
数字信号控制器提供实时控制功能
越来越多的实时控制应用令设计人员左右为难。这些应用既需要微控制器(MCU)的易用性和对中断的快速响应特性,又需要数字信号处理器(DSP)的强大计算能力。   伺服机构、功率因数校正和可变负载 ......
fish001 DSP 与 ARM 处理器
鞭炮声不断
今天是什么好日子啊,大早上起来就鞭炮声不断。看了看日历,今天阴历三月十六,嗯,是个不错的日子,我们小区里面鞭炮声隆隆的,说明今天好几家儿办喜事呢! 我们这边办喜事有个风俗,就是搭 ......
清新 测试/测量
一种冗余热备份电源的设计
在设计某高可靠性计算机系统时,要求其配套电源采取冗余设计。一般来说,可以采取的方案有容量冗余、冗余冷备份方式、并联均流的N+1备份方式、冗余热备份方式。 容量冗余是指电源的最大负载能 ......
zbz0529 电源技术
ds18b20的使用
if(!ds18b20_exist) { Temp_Write_OneChar(0xCC); // 跳过读序号列号的操作 Temp_Write_OneChar(0x44); // 启动温度转换 Delay(250); Delay(250); ......
bobostart 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1363  2072  754  1389  682  3  16  36  58  55 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved