电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

MT42L128M64D2GU-25AT:A

产品描述DDR DRAM, 128MX64, CMOS, PBGA134, 10 X 11.50 MM, 0.70 MM HEIGHT, 0.65 MM PITCH, GREEN, FBGA-134
产品类别存储    存储   
文件大小2MB,共172页
制造商Micron Technology
官网地址http://www.mdtic.com.tw/
下载文档 详细参数 全文预览

MT42L128M64D2GU-25AT:A概述

DDR DRAM, 128MX64, CMOS, PBGA134, 10 X 11.50 MM, 0.70 MM HEIGHT, 0.65 MM PITCH, GREEN, FBGA-134

MT42L128M64D2GU-25AT:A规格参数

参数名称属性值
包装说明VFBGA,
Reach Compliance Codeunknow
访问模式MULTI BANK PAGE BURST
其他特性SELF REFRESH; IT ALSO REQUIRES 1.2V NOM
JESD-30 代码R-PBGA-B134
长度11.5 mm
内存密度8589934592 bi
内存集成电路类型DDR DRAM
内存宽度64
功能数量1
端口数量1
端子数量134
字数134217728 words
字数代码128000000
工作模式SYNCHRONOUS
组织128MX64
封装主体材料PLASTIC/EPOXY
封装代码VFBGA
封装形状RECTANGULAR
封装形式GRID ARRAY, VERY THIN PROFILE, FINE PITCH
座面最大高度0.7 mm
自我刷新YES
最大供电电压 (Vsup)1.95 V
最小供电电压 (Vsup)1.7 V
标称供电电压 (Vsup)1.8 V
表面贴装YES
技术CMOS
端子形式BALL
端子节距0.65 mm
端子位置BOTTOM
宽度10 mm
Base Number Matches1

文档预览

下载PDF文档
4Gb: x16, x32 Mobile LPDDR2 SDRAM S4
Features
Mobile LPDDR2 SDRAM
MT42L256M16D1, MT42L128M32D1, MT42L256M32D2,
MT42L128M64D2, MT42L512M32D4, MT42L192M64D3,
MT42L256M64D4, MT42L384M32D3
Features
• Ultra low-voltage core and I/O power supplies
– V
DD2
= 1.14–1.30V
– V
DDCA
/V
DDQ
= 1.14–1.30V
– V
DD1
= 1.70–1.95V
• Clock frequency range
– 533–10 MHz (data rate range: 1066–20 Mb/s/pin)
• Four-bit prefetch DDR architecture
• Eight internal banks for concurrent operation
• Multiplexed, double data rate, command/address
inputs; commands entered on every CK edge
• Bidirectional/differential data strobe per byte of
data (DQS/DQS#)
• Programmable READ and WRITE latencies (RL/WL)
• Programmable burst lengths: 4, 8, or 16
• Per-bank refresh for concurrent operation
• On-chip temperature sensor to control self refresh
rate
• Partial-array self refresh (PASR)
• Deep power-down mode (DPD)
• Selectable output drive strength (DS)
• Clock stop capability
• RoHS-compliant, “green” packaging
Table 1: Key Timing Parameters
Speed Clock Rate Data Rate
Grade
(MHz)
(Mb/s/pin)
-18
-25
-3
533
400
333
1066
800
667
RL
8
6
5
WL
4
3
2
t
RCD/
t
RP
1
Options
Marking
Typical
Typical
Typical
• V
DD2
: 1.2V
L
• Configuration
– 32 Meg x 16 x 8 banks x 1 die
256M16
– 16 Meg x 32 x 8 banks x 1 die
128M32
– 16 Meg x 32 x 8 banks x 2 die
256M32
– 1 (16 Meg x 32 x 8 banks) + 2 (32
384M32
Meg x 16 x 8 banks)
– 32 Meg x 16 x 8 banks x 4 die
512M32
– 16 Meg x 32 x 8 banks x 2 die
128M64
– 16 Meg x 32 x 8 banks x 3 die
192M64
– 16 Meg x 32 x 8 banks x 4 die
256M64
• Device type
– LPDDR2-S4, 1 die in package
D1
– LPDDR2-S4, 2 die in package
D2
– LPDDR2-S4, 3 die in package
D3
– LPDDR2-S4, 4 die in package
D4
• FBGA “green” package
– 134-ball FBGA (10mm x
GU, GV
11.5mm)
– 168-ball FBGA (12mm x 12mm)
LF, LG
– 216-ball FBGA (12mm x 12mm) LH, LK, LL, LM,
LP
– 220-ball FBGA (14mm x 14mm)
LD, MP
– 240-ball FBGA (14mm x 14mm)
MC
– 253-ball FBGA (11mm x 11mm)
EU, EV
• Timing – cycle time
– 1.875ns @ RL = 8
-18
– 2.5ns @ RL = 6
-25
– 3.0ns @ RL = 5
-3
• Operating temperature range
– From –30°C to +85°C
WT
– From –40°C to +105°C
AT
• Revision
:A
Note:
1. For Fast
t
RCD/
t
RP, contact factory.
PDF: 09005aef84427aab
4gb_mobile_lpddr2_s4_u80m.pdf - Rev. O 08/13 EN
1
Micron Technology, Inc. reserves the right to change products or specifications without notice.
© 2011 Micron Technology, Inc. All rights reserved.
Products and specifications discussed herein are subject to change by Micron without notice.
请教关于带通滤波的问题
我所设计的带通滤波电路的中心频率f=1/2πRC=100khz,为什么就滤不掉其他的波形,50khz以下和160khz以上的波形经过滤后变了形,但滤不掉,不知道是什么原因,请指教。...
qiaoqiaoljq 模拟电子
好像是发现论坛的一个bug
在贴子里输入“18 位”(把18后边的空格去掉)会出现下边效果 331583 ...
littleshrimp 为我们提建议&公告
[引]AVR单片机的DS1302操作程序
//mega16 7.3728MHz石英晶体 iccavr6.31a//相关定义:#define uint unsigned int#define uchar unsigned char#define DS1302_RST 0 //pc0#define DS1302_SDA 1 //pc1#define DS1302_SCLK 6 //pc ......
破茧佼龙 Microchip MCU
并行思考
多核技术是否会鼓励您进行并行思考?确实,多核处理器需要更高的并行编程技巧,而利用我们的 KeyStone 多核 SoC,则可通过架构并行与存储器并行以及指令级并行实现高度并行化。 欲知更多,请 ......
德仪DSP新天地 DSP 与 ARM 处理器
【智能车资料共享转帖】 资料下载、交流——中央控制器(单片机)
本帖最后由 paulhyde 于 2014-9-15 04:22 编辑 专为今年9月全国电子电路设计大赛,为大家能够更充足的备战本次大赛,也为解决有些朋友因找不到资料而痛苦的情况。 所以希望大家 : ......
kevinrobot 电子竞赛
F28069 的XRS 周期复位
请问,F28069 的XRS 周期复位是由什么引起的?周期时间大约为13.8ms左右,可以确认的是:1、不是外围复位电路引起的XRS复位;2、芯片的供电电源很稳定,应该也不是供电电压引起的。请各位大神给 ......
欢欢 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2290  2011  2505  1352  1493  17  24  55  59  34 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved