电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531EA177M000DG

产品描述LVPECL Output Clock Oscillator, 177MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531EA177M000DG概述

LVPECL Output Clock Oscillator, 177MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531EA177M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率177 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
福利——分享400个proteus例程资料
给大家分享400个proteus仿真例程,看看有没有要的,有空就放网盘链接出来,或者留下邮箱。大家看图 373516 资料的内容大概如下: 01 74LS138译码器应用 01 可以调控的走马灯 01 闪烁 ......
我为峰 机器人开发
双mos在通讯接口的作用
最近遇到一个mos管应用,不知其解,求群友解惑。 在单片机的发送接口采用两个mos管,这种接法主要作用是什么,求大家解答。 473574 ...
tongshaoqiang 电路观察室
菜鸟提问:烧录程序时没有数据?
为什么在keil UV3里重新编译后,烧录程序时没有数据? 当时程序是用KEIL UV2写的。...
274960319 嵌入式系统
Wince设备安装.net CF问题
我在WinCE的设备下安装了.net CF后程序正常运行 但重启后就找不到CF了 只有安装文件夹,里面没有文件 通过PC msi安装文件装 vs部署 在设备上运行cab 都不行 在windows目录还有个Syst ......
soluble 嵌入式系统
AD与DA设计宝典,相当详细
本帖最后由 paulhyde 于 2014-9-15 03:30 编辑 本帖最后由 Itachi80 于 2011-7-29 18:35 编辑 ] ...
Itachi80 电子竞赛
INA128——检测交流220V电压求解!!!!
我在用电阻分压以及INA128差分放大的方法检测交流220V电压的时候,出现了一个奇怪的现象:当AGND与示波器探头的地线连接的时候,万用表或者示波器校验测量时正常的;当AGND不与示波器的地连接时 ......
fengzhidianzi 测试/测量

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 162  395  1143  1797  2073  36  56  57  28  21 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved