Cache SRAM, 64KX18, CMOS, PQCC52
参数名称 | 属性值 |
厂商名称 | Paradigm Technology Inc |
包装说明 | , |
Reach Compliance Code | unknown |
ECCN代码 | 3A991.B.2.A |
JESD-30 代码 | S-PQCC-J52 |
内存密度 | 1179648 bit |
内存集成电路类型 | CACHE SRAM |
内存宽度 | 18 |
功能数量 | 1 |
端口数量 | 1 |
端子数量 | 52 |
字数 | 65536 words |
字数代码 | 64000 |
工作模式 | SYNCHRONOUS |
最高工作温度 | 85 °C |
最低工作温度 | -40 °C |
组织 | 64KX18 |
输出特性 | 3-STATE |
可输出 | YES |
封装主体材料 | PLASTIC/EPOXY |
封装形状 | SQUARE |
封装形式 | CHIP CARRIER |
并行/串行 | PARALLEL |
认证状态 | Not Qualified |
最大供电电压 (Vsup) | 5.25 V |
最小供电电压 (Vsup) | 4.75 V |
标称供电电压 (Vsup) | 5 V |
表面贴装 | YES |
技术 | CMOS |
温度等级 | INDUSTRIAL |
端子形式 | J BEND |
端子位置 | QUAD |
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved