电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

A-103-M-15-Y5V-H-5-UAA

产品描述Dipped Axial Multilayer Ceramic Capacitors for 50 - 100 Vdc
文件大小294KB,共10页
制造商Vishay(威世)
官网地址http://www.vishay.com
下载文档 全文预览

A-103-M-15-Y5V-H-5-UAA概述

Dipped Axial Multilayer Ceramic Capacitors for 50 - 100 Vdc

文档预览

下载PDF文档
Mono-Axial
Vishay
Dipped Axial Multilayer Ceramic Capacitors
for 50 - 100 Vdc
DIMENSIONS
5 mm or
6.35 mm wide
carrier tape
Ø 0.5
Lb
Ø
D
e3
RoHS
COMPLIANT
52.4
±
1.5
CAPACITOR DIMENSIONS AND WEIGHT
SIZE
15
20
Lb
max(1)
3.8
(0.150)
5.0
(0.200)
Ø D
max(1)
2.5
(0.100)
3.0
(0.120)
WEIGHT
(g)
0.14
0.15
Note
1.
Dimensions between the parentheses are in inches
QUICK REFERENCE DATA
DESCRIPTION
Capacitance range
Rated DC voltage
Tolerance on
capacitance
Dielectric Code
10 to 5600 pF
50 V
100 V
± 5 %, ± 10 %
C0G (NP0)
VALUE
100 pF to 1.0 µF
50 V
100 V
± 10 %, ± 20 %
X7R
0.1 µF to 1.0 µF
50 V
100 V
+ 80/- 20 %
Y5V
ORDERING INFORMATION
A
PRODUCT
TYPE
103
CAPACITANCE
CODE
K
CAP
.
TOLERANCE
15
SIZE CODE
X7R
TEMP
.
CHAR.
F
RATED
VOLTAGE
5
LEAD DIA.
TAA
PACKAGING
A = Mono-Axial
Two significant
digits followed by
the number of
zeros.
For example:
J=±5%
K = ± 10 %
M = ± 20 %
Z = + 80/- 20 %
15 = 3.8 (0.15
"
) max.
20 = 5.0 (0.20
"
) max.
C0G
X7R
Y5V
F = 50 V
DC
5 = 0.5 mm (0.20
"
) TAA = T & R
H = 100 V
DC
UAA = AMMO
473 = 47000 pF
Ordering Example: A-103-K-15-X7R-F-5-TAA
www.vishay.com
20
If not in range chart or for technical questions please contact cmll@vishay.com
Document Number: 45164
Revision: 17-Jan-06
嵌入式AI的应用
将AI用于嵌入式应用程序的吸引力显而易见,例如,使用face-id来授权对工厂车间机器控制的访问。面部识别,语音控制,异常检测以及AI带来了无限可能。在本博客中,我将以face-id为例。与传统的人 ......
cdhqyj Linux开发
Windows Mobile取消自动休眠问题
Windows Mobile系统怎么取消自动休眠,就是要关闭掉 请大家要看是,windows mobile系统的 ...
zjgczx 嵌入式系统
【国民技术N32G457评测】3、新建rt_thread 项目——点灯
1. 使用RT-Thread Studio 新建RT-Thread项目585466 按图所示填写相关的资料,点击完成生成项目 585470 2、进入主界面后,要修改2个地方,才能完成点灯的程序: 585472 找到drv_ ......
lugl4313820 国产芯片交流
请教:LM3S9B96以太网发送函数调用问题
EthernetPacketPut这个函数要怎么用啊?它里面的参数都要怎么设置呢?我要发送一个1214大小的以太网包,可是fcs校验总是0000,不知道为什么?...
maqinglong 微控制器 MCU
verilog -- inout 测试问题
verilog 的代码: module bi4b(q,dout,din,ctr1); parameter wide = 3; inout q; input ctr1; input din; output dout; wire q,dout; assign dout = (!ctr1) ? q : 4'bz; assign ......
573481734 FPGA/CPLD
大电容滤低频,小电容滤高频?
不了解多组LCR串联后再并联的特性,没有相当的多阶LC滤波器、多级LC陷波器设计能力,千万不要以为用瞎猫碰死耗子的方法可以试出好用的滤波电容器组,你高价买来的某些优秀的参数可能会害死你。 ......
PowerAnts 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 788  2903  2324  306  794  7  59  27  42  54 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved