PLL Based Clock Driver, 7 True Output(s), 1 Inverted Output(s), CMOS, CPGA29
| 参数名称 | 属性值 |
| 厂商名称 | Thales Group |
| 包装说明 | , |
| Reach Compliance Code | unknown |
| 输入调节 | MUX |
| JESD-30 代码 | S-CPGA-P29 |
| 逻辑集成电路类型 | PLL BASED CLOCK DRIVER |
| 功能数量 | 1 |
| 反相输出次数 | 1 |
| 端子数量 | 29 |
| 实输出次数 | 7 |
| 最高工作温度 | 85 °C |
| 最低工作温度 | -40 °C |
| 输出特性 | 3-STATE |
| 封装主体材料 | CERAMIC, METAL-SEALED COFIRED |
| 封装形状 | SQUARE |
| 封装形式 | GRID ARRAY |
| 认证状态 | Not Qualified |
| Same Edge Skew-Max(tskwd) | 0.75 ns |
| 最大供电电压 (Vsup) | 5.25 V |
| 最小供电电压 (Vsup) | 4.75 V |
| 标称供电电压 (Vsup) | 5 V |
| 表面贴装 | NO |
| 技术 | CMOS |
| 温度等级 | INDUSTRIAL |
| 端子形式 | PIN/PEG |
| 端子位置 | PERPENDICULAR |
| 最小 fmax | 100 MHz |
电子工程世界版权所有
京B2-20211791
京ICP备10001474号-1
电信业务审批[2006]字第258号函
京公网安备 11010802033920号
Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved