电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530BC188M000DG

产品描述LVDS Output Clock Oscillator, 188MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530BC188M000DG概述

LVDS Output Clock Oscillator, 188MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530BC188M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率188 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
MDK启动代码图形化配置脚本
MDK不仅提供了文本界面编辑初始化代码的方式,同时也提供了图形化编辑初始化代码的方式。其图形化界面由一组脚本来控制。该脚本类似与网页的HTML语言脚本,但是要简陋的多。该脚本的执行不能影 ......
柳叶舟 微控制器 MCU
请问邮票孔模块有什么办法方便装拆卸?
边缘是邮票孔(半过孔)的模块,大家一般都是怎么连接的?直接焊在母板上?这样如果要拆卸是不是比较麻烦,尤其是对没有热风枪的? 用导线连倒是方便拆装,就是不牢靠空间也大 能不能够在半个 ......
wangfuchong DIY/开源硬件专区
【PLC】VB串口通信出现8021 为该端口检索设备控制块时的内部错误 如何解决?
近日做个三菱FX2nPLC工控上位机程序 用的vb6 使用计算机专用通信协议方式4 调试的时候用的是笔记本电脑山特USB转串口线插PLC232BD模块 程序是循环读取PLC中一些寄存器内容 有时候穿插写入 ......
LOCKROSOON 嵌入式系统
请教关于ISP下载线的问题
AT89S51的ISP下载线和STC的ISP下载线是不一样的吧?因为我看有那种“24针并口--十针”的下载线,还有种就是我调试STC单片机用的,“九针串口-232转TTL-单片机TXD和RXD”。STC的单片机可以用前一 ......
zl_felix 单片机
关于MMA7455~同样问题的童鞋来探讨探讨
我用的是龙丘的MMA7455模块,12引脚,程序都弄好后连线,按手册上7脚CS口接高电平是IIC通信~是要连接的,可是为什么连接后芯片就烧了~特别烫,手上一个包啊。。。。。但是芯片没坏,重新通电, ......
翔飞 传感器
一个ARM7的手册,全部的语言格式和用法
一个ARM7的手册,全部的语言格式和用法...
呱呱 ARM技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 606  2779  1716  989  1256  49  13  59  14  29 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved