电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT2305-1HDCG

产品描述PLL Based Clock Driver, 2305 Series, 4 True Output(s), 0 Inverted Output(s), PDSO8, GREEN, SOIC-8
产品类别逻辑    逻辑   
文件大小130KB,共10页
制造商IDT (Integrated Device Technology)
标准
下载文档 详细参数 全文预览

IDT2305-1HDCG概述

PLL Based Clock Driver, 2305 Series, 4 True Output(s), 0 Inverted Output(s), PDSO8, GREEN, SOIC-8

IDT2305-1HDCG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
零件包装代码SOIC
包装说明SOP, SOP8,.25
针数8
Reach Compliance Codecompli
ECCN代码EAR99
系列2305
输入调节STANDARD
JESD-30 代码R-PDSO-G8
JESD-609代码e3
长度4.9 mm
逻辑集成电路类型PLL BASED CLOCK DRIVER
最大I(ol)0.012 A
湿度敏感等级1
功能数量1
反相输出次数
端子数量8
实输出次数4
最高工作温度70 °C
最低工作温度
输出特性3-STATE
封装主体材料PLASTIC/EPOXY
封装代码SOP
封装等效代码SOP8,.25
封装形状RECTANGULAR
封装形式SMALL OUTLINE
峰值回流温度(摄氏度)260
电源3.3 V
传播延迟(tpd)0.35 ns
认证状态Not Qualified
Same Edge Skew-Max(tskwd)0.25 ns
座面最大高度1.75 mm
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)3 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
温度等级COMMERCIAL
端子面层Matte Tin (Sn) - annealed
端子形式GULL WING
端子节距1.27 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
宽度3.9 mm
最小 fmax133 MHz
Base Number Matches1

文档预览

下载PDF文档
IDT2305
3.3V ZERO DELAY CLOCK BUFFER
COMMERCIAL AND INDUSTRIAL TEMPERATURE RANGES
3.3V ZERO DELAY
CLOCK BUFFER
FEATURES:
IDT2305
Phase-Lock Loop Clock Distribution
10MHz to 133MHz operating frequency
Distributes one clock input to one bank of five outputs
Zero Input-Output Delay
Output Skew < 250ps
Low jitter <200 ps cycle-to-cycle
IDT2305-1 for Standard Drive
IDT2305-1H for High Drive
No external RC network required
Operates at 3.3V V
DD
Power down mode
Available in SOIC package
DESCRIPTION:
The IDT2305 is a high-speed phase-lock loop (PLL) clock buffer,
designed to address high-speed clock distribution applications. The zero
delay is achieved by aligning the phase between the incoming clock and
the output clock, operable within the range of 10 to 133MHz.
The IDT2305 is an 8-pin version of the IDT2309. IDT2305 accepts one
reference input, and drives out five low skew clocks. The -1H version of this
device operates, up to 133MHz frequency and has a higher drive than the
-1 device. All parts have on-chip PLLs which lock to an input clock on the
REF pin. The PLL feedback is on-chip and is obtained from the CLKOUT
pad. In the absence of an input clock, the IDT2305 enters power down. In
this mode, the device will draw less than 25
µA,
the outputs are tri-stated,
and the PLL is not running, resulting in a significant reduction of power.
The IDT2305 is characterized for both Industrial and Commercial
operation.
FUNCTIONAL BLOCK DIAGRAM
8
CLKOUT
PLL
REF
1
Control
Logic
3
CLK1
2
CLK2
5
CLK3
7
CLK4
The IDT logo is a registered trademark of Integrated Device Technology, Inc.
COMMERCIAL AND INDUSTRIAL TEMPERATURE RANGES
1
c
2001
Integrated Device Technology, Inc.
APRIL 2001
DSC 5174/4
BJT原理的根本
就是 PN结 正向模式的进阶运用! 载流子的选择性通行,及被选通载流子的 比例切分。...
hk6108 分立器件
如何抵制职场的六大心理污染
据调查,许多写字楼都不同程度地存在着危害公共健康的污染,空气品质的问题以及湿度的平衡、光照、通风状况和清洁程度都直接关系人们的健康。办公室的环境也会直接影响员工的情绪,某种意义上比 ......
村口的大爷 工作这点儿事
如果一切要归零,2012,你不能再拖的事?
有什么是你一直想做,但一直没做的?是客观条件所限,还是自己的胆怯? 2012,如果一切要归零,你最想做的事是什么?...
思潇 聊聊、笑笑、闹闹
字模软件
拿到平头哥RVB2601已有数月,当然其间发生过什么硬件损坏之类的暂且不提,目前拿到手上的这款,至少显示是很不错的。 大家都知道,平头哥RVB2601采用的屏是一块64*128的单色屏,其demo是基于 ......
tobot 玄铁RISC-V活动专区
430读DS18B20温度传感器
DS18B20的单总线上需要上拉电阻,正好430的IO可以设置上拉,就直接用430的上拉了。结果。。。在这个地方卡了一整天,怎么都读不出数据。外加了一个上拉就好了。看来,设计不能图省事,该有的上 ......
armcu 微控制器 MCU
BeagleBone 学习笔记01_2012_09_19
晚上加完班,看了下ti的资源: 1)先安装这个ti-sdk-am335x-evm-05.05.00.00-Linux-x86-Install 96608 2)运行serup.sh(默认支持10.04),需要修改部分内容支持我的版本10.10 修改前( ......
lyzhangxiang DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1595  2904  345  2811  888  22  49  3  6  25 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved