电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

4001023014930B9

产品描述Res,SMT,Thin Film,493 Ohms,35WV,.1% +/-Tol,-5,5ppm TC,0603 Case
产品类别无源元件    电阻器   
文件大小95KB,共6页
制造商Vishay(威世)
官网地址http://www.vishay.com
下载文档 详细参数 全文预览

4001023014930B9概述

Res,SMT,Thin Film,493 Ohms,35WV,.1% +/-Tol,-5,5ppm TC,0603 Case

4001023014930B9规格参数

参数名称属性值
Reach Compliance Codeunknow
构造Chi
端子数量2
最高工作温度155 °C
最低工作温度-65 °C
封装高度0.5 mm
封装长度1.52 mm
封装形式SMT
封装宽度0.85 mm
包装方法Waffle Pack
额定功率耗散 (P)0.1 W
电阻493 Ω
电阻器类型FIXED RESISTOR
系列PHR
尺寸代码0603
技术THIN FILM
温度系数-5,5 ppm/°C
容差0.1%
工作电压35 V
Base Number Matches1

文档预览

下载PDF文档
Space Applications Only
PHR
www.vishay.com
Vishay Sfernice
ESCC (
) 4001/023 Qualified High Precision (5 ppm, 0.01 %),
Thin Film Chip Resistors
FEATURES
• Load life stability at ± 70 °C for 2000 h:
0.15 % under Pn
• Low temperature coefficient down to ± 5 ppm/°C
• Very low noise (< - 35 dB) and voltage coefficient
(< 0.01 ppm/V)
Vishay Sfernice Thin Film division holds ESCC QML
qualification (ESCC technology flow qualification).
These High-Rel. components are ideal for low noise and
precision applications, superior stability, low temperature
coefficient of resistance, and low voltage coefficient, Vishay
Sfernice’s precision thin film wraparound resistors exceed
requirements of MIL-PRF-55342G characteristics Y
(± 10 ppm/°C).
• Resistance range: 10
to 3 M (depending on size)
• Laser trimmed tolerances to ± 0.01 %
• TCR in lot tracking
5 ppm/°C
• Termination: Thin film technology
• SnPb terminations over nickel barrier
• ESCC 4001 (generic specifications)
• ESCC 4001/023 (detailed specifications)
• ESCC qualified
• SMD wraparound chip resistor
• Operating temperature range: - 65 °C to + 155 °C
• From 0402 to 2010
• Material categorization: For definitions of compliance
please see
www.vishay.com/doc?99912
STANDARD ELECTRICAL SPECIFICATIONS
MODEL
ESCC
SIZE VARIANT
NUMBER
0402 13 and 14
0603 01 and 05
0805 02 and 06
1206 03 and 07
2010 04 and 08
RATED
POWER
RESISTANCE
AT + 70 °C
RANGE
(Pn)
W
(1)
10 to 150K
10 to 500K
10 to 750K
10 to 3.5M
10 to 6M
0.05
0.1
0.125
0.25
0.50
LIMITING
ELEMENT
VOLTAGE
(UL)
V
(1)
30
35
75
100
150
INSULATION
VOLTAGE
(U
i
)
V
50
100
200
300
300
TOLERANCE
±%
0.01, 0.02, 0.05, 0.1
0.01, 0.02, 0.05, 0.1
0.01, 0.02, 0.05, 0.1
0.01, 0.02, 0.05, 0.1
0.01, 0.02, 0.05, 0.1
TEMPERATURE
COEFFICIENT
± ppm/°C
5, 10, 25
5, 10, 25
5, 10, 25
5, 10, 25
5, 10, 25
PHR 0402
(2)
PHR 0603
PHR 0805
PHR 1206
PHR 2010
Notes
(1)
PHR 0402: Qualification ongoing.
(2)
Limiting voltages and power rating are already derated (for maximum ratings admissible, refer to P chip:
www.vishay.com/cod?53017).
CLIMATIC SPECIFICATIONS
Operating temperature
range
Soldering temperature
(T
sol
)
- 65 °C; + 155 °C
260 °C, immersion 10 s
MECHANICAL SPECIFICATIONS
Substrate material
Technology
Film
Protection
Terminations
Alumina
Thin Film
Nickel Chromium
with mineral
passivation
Epoxy and silicone
B type:
SnPb over nickel barrier
for solder reflow
(3)
G type:
Gold
Note
(3)
For B terminations use recommended reflow profile #1 as per
Application Note “Guidelines for Vishay Sfernice Resistive and
Inductive Components” (document number: 52029)
Revision: 26-Mar-14
Document Number: 53037
1
For technical questions, contact:
sferthinfilm@vishay.com
THIS DOCUMENT IS SUBJECT TO CHANGE WITHOUT NOTICE. THE PRODUCTS DESCRIBED HEREIN AND THIS DOCUMENT
ARE SUBJECT TO SPECIFIC DISCLAIMERS, SET FORTH AT
www.vishay.com/doc?91000
两个小问题,散分了~
1. 用硬件定时器编写程序,设置时、分、秒定时器,分别对应的地址为:4000H、4002H、4004H,晶振频率为12MHZ(用8096编写) 2.C08__2 MODULE MAIN $INCLUDE(8096.INT) PORT EQU ......
zhanqianwen 嵌入式系统
【FPGA入门到实战】Xilinx ise开发工具生成FIFO ip仿真和时序讲解 源码&答疑
【FPGA入门到实战】Xilinx ise开发工具生成FIFO ip仿真和时序讲解; 学员对视频里的知识点不理解的可以在论坛里提出问题,我们老师会给大家答疑! 源码: ...
尤老师 FPGA/CPLD
Windows CE系统中卫星通信的实现.pdf
46808Windows CE系统中卫星通信的实现.pdf...
yuandayuan6999 单片机
距2015年瑞萨电子大赛作品提交截止时间还有1个月
参加2015年瑞萨大赛的小伙伴注意啦{:1_94:} 三个月的作品制作时间已经过去了2个月,瑞萨大赛作品提交截止时间为11月22日 掐指一算,还有1个月{:1_97:} 所以,大家加油啦,已经做完的 ......
nmg 瑞萨MCU/MPU
关于EDA学习,求疑,进阶的讨论
看似此版块最活跃所以发到此版块,如有违规请版主删除或转移 本人纯layout设计3年,在工作中遇到不少问题,也去过很多很多论坛,当然各网站各有所长。 发本帖希望大家讨论一些问题 大家也可 ......
tiny丨Y PCB设计
TMS320F28335的时钟输出
本帖最后由 Aguilera 于 2017-9-17 22:09 编辑 1.时钟系统时钟系统结构如图1所示。 321780 从图1可以看出,时钟CLKIN经过CPU后产生时钟SYSCLKOUT(CLKIN和SYSCLKOUT频率是一样的),SYSCLK ......
Aguilera 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1754  664  1335  2633  1528  9  27  57  48  33 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved