电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530QA1106M00DG

产品描述CMOS/TTL Output Clock Oscillator, 1106MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530QA1106M00DG概述

CMOS/TTL Output Clock Oscillator, 1106MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530QA1106M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1106 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
以水为动力的汽车,你信吗?
以水为动力的汽车,真实还是谎言?欢迎网友积极讨论! 据英国路透社东京6月13日报道,日本Genepax公司上周四在大阪发布其最新研发的车型,这种车仅需要1公升水即可以80公里时速跑一小时,而且 ......
程序天使 汽车电子
VS2005编的EXE在WINCE下运行的问题
我安装完Platform Builder 5.0后,用扬创UTU2440-F-V4.5_090725\2440套餐T70B配套WINCE5.0_DM9000\WINCE5.0_Proj目录下的YC2440-2.pbxml编译得到的NK文件。但是把NK烧写到ARM板后发现WINCE不能 ......
shenjl 嵌入式系统
终端重新入网
终端先连接到协调器,联网成功,然后我再把协调器断网,终端就无法再进入网络了,必须再上电电或者复位才可以,,你之前有遇到过这种情况吗? ...
zztt_xiao 无线连接
熟悉DSP的结构的基础知识
本帖最后由 fish001 于 2020-2-3 21:29 编辑 (1)、哈佛结构:将程序和数据存储在不同的存储器中,每个独立存储器独立编址,独立访问。 457744 (2)、多级流水线:一种DSP指令(取指 ......
fish001 DSP 与 ARM 处理器
特权同学SDRAM实验测试失败
按照http://www.cnblogs.com/fkl523/p/3930918.html?utm_source=tuicool所做的说明,进行了修改,测试时,还是和https://bbs.eeworld.com.cn/thread-344070-1-1.html所遇到的问题一样...
1066573705 FPGA/CPLD
如何使用LT spice4
最近我在學習如何使用LT spice4,只能做暫態分析,不會AC分析與DC分析,總是模擬不出來,想請教一下大家...
饕餮之夜 PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1251  1146  2768  1529  2282  19  2  18  51  46 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved