电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

SI5355A-A00058-GM

产品描述Clock Generator
产品类别嵌入式处理器和控制器    微控制器和处理器   
文件大小655KB,共22页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

SI5355A-A00058-GM概述

Clock Generator

SI5355A-A00058-GM规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明,
Reach Compliance Codeunknown

文档预览

下载PDF文档
S i535 5
A
N Y
-F
R E Q U E N C Y
1–20 0 MH
Z
Q
U A D
F
R E Q U E N C Y
8-O
U T P U T
C
L O C K
G
E N E R A T O R
Features
Generates any frequency from 1 to
200 MHz on each of the 4 output banks
Eight CMOS clock outputs
Guaranteed 0 ppm frequency synthesis
error for any combination of frequencies
25 or 27 MHz xtal or 5–200 MHz input clk
Five programmable control pins (output
enable, frequency select, reset)
Separate OEB pins to disable individual
banks or all outputs
Loss of signal output
Low 50 ps (typ) pk-pk period jitter
Phase jitter: 2 ps rms 12 kHz–20 MHz
Excellent PSRR performance
eliminates need for external power
supply filtering
Low power: 45 mA (core)
Core VDD: 1.8, 2.5, or 3.3 V
Separate VDDO for each bank of
outputs: 1.8, 2.5, or 3.3 V
Small size: 4x4 mm 24-QFN
Industrial temperature range:
–40 to +85 °C
Custom versions available using
ClockBuilder™ web utility
Samples available in 2 weeks
Ordering Information:
See page 17.
Pin Assignments
Applications
Printers
Audio/video
Networking
Communications
Storage
Switches/routers
Computing
Servers
OC-3/OC-12 line cards
Description
The Si5355 is a highly flexible clock generator capable of synthesizing four
completely non-integer related frequencies up to 200 MHz. The device has four
banks of outputs with each bank supporting two CMOS outputs at the same
frequency. Using Silicon Laboratories' patented MultiSynth fractional divider
technology, all outputs are guaranteed to have 0 ppm frequency synthesis error
regardless of configuration, enabling the replacement of multiple clock ICs and
crystal oscillators with a single device. Through a flexible web configuration utility
called ClockBuilder™ (www.silabs.com/ClockBuilder), factory-customized pin-
controlled Si5355 devices are available in two weeks without minimum order
quantity restrictions. The Si5355 supports up to three independent, pin-selectable
device configurations, enabling one device to replace three separate clock ICs.
Functional Block Diagram
Rev. 1.2 4/17
Copyright © 2017 by Silicon Laboratories
Si5355
DSP28027跑HRPWM例程的问题
我自己做了个28027的最小系统板,跑GPIO、EPWM例程都没问题。 可是跑HRPWM例程的时候,一全速运行,就自动断开连接。 截图如下: 请问高手,怎么回事?谢谢!179820 ...
chenbingjy 微控制器 MCU
踢被提示闹钟
儿童手脚上各安装一个SensorTag,(希望这个东西很小可以像腕带一样),当检测到两个SensorTag的温度低于某个值时就发出提醒,(这个因为儿童一般都是踢被子,踢基本就全露到外面了,)不知道这 ......
a252284222 无线连接
S3C2440 软浮点编译器与 编译驱动
我使用的是2.6.12的内核,基于ARM9构架的处理器 用uname -a 在嵌入式系统的显示是: Linux (none) 2.6.12-h1940 #50 Thu Dec 20 17:31:16 CST 2007 armv4tl unknown 交叉编译环境中建立了软浮 ......
wangfei023 嵌入式系统
设计一个DC-DC24v输入36V2A输出的升压电路可以做成实物的(自己第一次学做电源)
设计一个DC-DC24v输入36V2A输出的升压电路可以做成实物的(自己第一次学做电源)希望有大神给予支持帮助,谢谢啦 ...
mm2468579 电子竞赛
充电宝自动充电烦人!
事情是这样的,由于家里来客人了,我睡小屋去了,小屋的床附近没有插座,我就拿充电宝给自己手机充电,插上电之后我就睡着了。结果半夜老是听到手机插入充电器的声音,听到几次之后,烦的不行, ......
buildele 聊聊、笑笑、闹闹
COUNTER <= 5'h0_0 是什么意思啊?
请问这段程序里面的“ 5'h0_0 ” 是什么意思啊? 谢谢。 always @(posedge clk or posedge rst) begin if(rst == 1'b1) COUNTER ...
liuhyang 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1954  1679  265  1975  2408  14  43  11  33  8 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved