电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT7140LA100JG

产品描述Dual-Port SRAM, 1KX8, 100ns, CMOS, PQCC52, 0.750 X 0.750 INCH, 0.170 INCH HEIGHT, GREEN, PLASTIC, LCC-52
产品类别存储    存储   
文件大小150KB,共19页
制造商IDT (Integrated Device Technology)
标准
下载文档 详细参数 全文预览

IDT7140LA100JG概述

Dual-Port SRAM, 1KX8, 100ns, CMOS, PQCC52, 0.750 X 0.750 INCH, 0.170 INCH HEIGHT, GREEN, PLASTIC, LCC-52

IDT7140LA100JG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称IDT (Integrated Device Technology)
零件包装代码LCC
包装说明QCCJ, LDCC52,.8SQ
针数52
Reach Compliance Codecompliant
ECCN代码EAR99
最长访问时间100 ns
I/O 类型COMMON
JESD-30 代码S-PQCC-J52
JESD-609代码e3
长度19.1262 mm
内存密度8192 bit
内存集成电路类型DUAL-PORT SRAM
内存宽度8
湿度敏感等级1
功能数量1
端口数量2
端子数量52
字数1024 words
字数代码1000
工作模式ASYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织1KX8
输出特性3-STATE
封装主体材料PLASTIC/EPOXY
封装代码QCCJ
封装等效代码LDCC52,.8SQ
封装形状SQUARE
封装形式CHIP CARRIER
并行/串行PARALLEL
峰值回流温度(摄氏度)225
电源5 V
认证状态Not Qualified
座面最大高度4.572 mm
最大待机电流0.0015 A
最小待机电流2 V
最大压摆率0.11 mA
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层Matte Tin (Sn) - annealed
端子形式J BEND
端子节距1.27 mm
端子位置QUAD
处于峰值回流温度下的最长时间20
宽度19.1262 mm

文档预览

下载PDF文档
HIGH SPEED
1K X 8 DUAL-PORT
STATIC SRAM
Features
IDT7130SA/LA
IDT7140SA/LA
High-speed access
– Commercial: 20/25/35/55/100ns (max.)
– Industrial: 25/55/100ns (max.)
– Military: 25/35/55/100ns (max.)
Low-power operation
– IDT7130/IDT7140SA
Active: 550mW (typ.)
Standby: 5mW (typ.)
– IDT7130/IDT7140LA
Active: 550mW (typ.)
Standby: 1mW (typ.)
MASTER IDT7130 easily expands data bus width to 16-or-
more-bits using SLAVE IDT7140
On-chip port arbitration logic (IDT7130 Only)
BUSY
output flag on IDT7130;
BUSY
input on IDT7140
INT
flag for port-to-port communication
Fully asynchronous operation from either port
Battery backup operation–2V data retention (LA only)
TTL-compatible, single 5V ±10% power supply
Military product compliant to MIL-PRF-38535 QML
Industrial temperature range (–40°C to +85°C) is available
for selected speeds
Available in 48-pin DIP, LCC and Ceramic Flatpack, 52-pin
PLCC, and 64-pin STQFP and TQFP
Green parts available, see ordering information
Functional Block Diagram
OE
L
CE
L
R/W
L
OE
R
CE
R
R/W
R
I/O
0L
- I/O
7L
I/O
Control
BUSY
L
(1,2)
I/O
0R
-I/O
7R
I/O
Control
BUSY
R
Address
Decoder
10
,
(1,2)
A
9L
A
0L
MEMORY
ARRAY
10
Address
Decoder
A
9R
A
0R
CE
L
OE
L
R/W
L
ARBITRATION
and
INTERRUPT
LOGIC
CE
R
OE
R
R/W
R
INT
L
(2)
INT
R
2689 drw 01
(2)
NOTES:
1. IDT7130 (MASTER):
BUSY
is open drain output and requires pullup resistor.
IDT7140 (SLAVE):
BUSY
is input.
2. Open drain output: requires pullup resistor.
OCTOBER 2008
1
DSC-2689/14
©2008 Integrated Device Technology, Inc.
目前大四,找实习碰壁寻求帮助
本帖最后由 我不懂 于 2015-11-17 19:59 编辑 本人广东普通二本学校自动化专业,目前大四,今年10月底出来深圳找工作,无奈到处碰壁,不明确自己的职业方向,没有规划好。感觉都喜欢 ......
我不懂 机器人开发
MSP430寄存器中文注释
MSP430寄存器中文注释 302485 302486 ...
fish001 微控制器 MCU
关于Keil中单片机引脚使用问题
今天想用SM8952A做一个读写外部EEPROM的小程序,好象是引脚没有和单片机关联起来 我在头文件中定义: #define SCL P37 #define SDA P36 在main()中调用SCL、SDA时会提示错误: ......
9043075 嵌入式系统
EEWORLD大学堂----可编程ASIC设计(四川大学)
可编程ASIC设计(四川大学):https://training.eeworld.com.cn/course/26680《可编程ASIC设计》课程是针对现场可编程门阵列(FPGA)器件设计方法开发的实践类课程。随着集成电路的发展,可编程 ......
桂花蒸 FPGA/CPLD
这样放置的过孔怎么连不了线
求大神指导一下 1、这样的放置的过孔 ,怎么连线的时候 ,那个线在外面自动绕过 2、还有就是想请问一下,怎样才能让它底层和顶层都显示连上线呢,我顶层连好了, 再去底层连一下,它就自 ......
落尘逐风 PCB设计
求帮忙分析下这个放大电路,新手没学好模电。
319319 C10前面是感应的交流电场,最好用虚断虚短分析下,感激不尽。 ...
15275185009 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 857  1521  1835  52  641  6  47  31  3  27 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved