电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

3078-107-3011

产品描述Board Connector, 7 Contact(s), 1 Row(s), Male, Straight Bottom Mount, 0.156 inch Pitch, Solder Terminal, Natural Insulator, Receptacle
产品类别连接器    连接器   
文件大小171KB,共1页
制造商Methode Electronics Inc
下载文档 详细参数 全文预览

3078-107-3011概述

Board Connector, 7 Contact(s), 1 Row(s), Male, Straight Bottom Mount, 0.156 inch Pitch, Solder Terminal, Natural Insulator, Receptacle

3078-107-3011规格参数

参数名称属性值
厂商名称Methode Electronics Inc
Reach Compliance Codeunknown
ECCN代码EAR99
其他特性WITH HOOKS
板上安装选件PCB EDGE LOCKING HOOK
主体宽度0.41 inch
主体深度0.45 inch
主体长度1.086 inch
主体/外壳类型RECEPTACLE
连接器类型BOARD CONNECTOR
联系完成配合AU ON NI
联系完成终止TIN OVER NICKEL
触点性别MALE
触点材料PHOSPHOR BRONZE
触点模式RECTANGULAR
触点电阻5 mΩ
触点样式SQ PIN-SKT
介电耐压1500VAC V
最大插入力LIF N
绝缘电阻500000000000 Ω
绝缘体颜色NATURAL
绝缘体材料GLASS FILLED POLYBUTYLENE TEREPHTHALATE
制造商序列号3000
插接触点节距0.156 inch
安装方式STRAIGHT BOTTOM MOUNT
安装类型BOARD
连接器数ONE
PCB行数1
装载的行数1
最高工作温度105 °C
最低工作温度-40 °C
PCB接触模式RECTANGULAR
电镀厚度20u inch
极化密钥POLARIZED HOUSING
额定电流(信号)7 A
参考标准UL, CSA
可靠性COMMERCIAL
端子长度0.203 inch
端子节距3.9624 mm
端接类型SOLDER
触点总数7
撤离力-最小值LIF N
请问谁知道 丝印是40E48a的6脚ACDC开关电源控制IC的型号是什么?急
[i=s] 本帖最后由 kenleung 于 2014-11-22 16:07 编辑 [/i]请问丝印为40E48a的IC(SOT-236)是什么型号的IC?用在控制220V交流转5V直流上...
kenleung 电源技术
辛斑竹又来发芯币了:你都是写“什么程序“的(限时三天)
[i=s] 本帖最后由 辛昕 于 2015-8-25 14:54 编辑 [/i][b][size=4][color=Blue][color=Red]限时三天,限时三天!丫的,不是我故意玩饥饿销售,是实在群众太疯狂了,要是时间再长点我就是卖菊花都不够还。[/color]号外号外,芯币大赠送!回帖就给5个芯币,100%中奖,管你水不水,斑竹芯币多就是任性!回复技能点一个技能给300!回答问题再给100...
辛昕 编程基础
STM32vsLuminary(同是Cortex-M3内核),你选谁?
STM32vsLuminary(同是Cortex-M3内核),你选谁?欢迎讨论...
doublesex stm32/stm8
版主,请问用RVDS开发STM,需要用哪种仿真器?
STM有串口调试,是否就不需要仿真器了呢?...
hnyming stm32/stm8
利用modelsim对quartus ii中的原理图文件进行仿真测试的一些问题
大家好,希望各位fpga大侠帮助在下解决一下问题。就是利用modelsim对quartus ii中的原理图文件进行仿真时,需要先将原理图文件转换为.v文件,并且还需添加ip库,还是实际情况并没有这样复杂,只需将原理图文件在quartus ii中设置为顶层文件,在编写个激励测试文件直接进行仿真测试呢。方法二我试过了,方法一由于需要添加ip库不懂,就没试。我的方法二是这样的,但没有成功。上面是我的原理...
xuhongming FPGA/CPLD
chipscope核的问题
近日在做实验时遇到这样的问题,在ISE工程中如果使用chipscope核的xco文件进行综合实现不会出问题,如果使用v文件就出现错误。导入到EDk工程中总是出错的。错误提示见下面:NgdBuild:604 - logical block 'burst_fiber_source_0/burst_fiber_source_0/USER_LOGIC_I/my_vio0' with type 'my_vi...
eeleader FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 54  573  794  1228  1318 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved