电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

CY7C107-25DC

产品描述Standard SRAM, 1MX1, 25ns, CMOS, CDIP28, 0.400 INCH, SIDE BRAZED, CERAMIC, DIP-28
产品类别存储    存储   
文件大小380KB,共6页
制造商Cypress(赛普拉斯)
下载文档 详细参数 全文预览

CY7C107-25DC概述

Standard SRAM, 1MX1, 25ns, CMOS, CDIP28, 0.400 INCH, SIDE BRAZED, CERAMIC, DIP-28

CY7C107-25DC规格参数

参数名称属性值
是否Rohs认证不符合
厂商名称Cypress(赛普拉斯)
零件包装代码DIP
包装说明0.400 INCH, SIDE BRAZED, CERAMIC, DIP-28
针数28
Reach Compliance Codenot_compliant
ECCN代码EAR99
最长访问时间25 ns
其他特性AUTOMATIC POWER-DOWN
I/O 类型SEPARATE
JESD-30 代码R-CDIP-T28
JESD-609代码e0
长度35.56 mm
内存密度1048576 bit
内存集成电路类型STANDARD SRAM
内存宽度1
功能数量1
端口数量1
端子数量28
字数1048576 words
字数代码1000000
工作模式ASYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织1MX1
输出特性3-STATE
可输出NO
封装主体材料CERAMIC, METAL-SEALED COFIRED
封装代码DIP
封装等效代码DIP28,.4
封装形状RECTANGULAR
封装形式IN-LINE
并行/串行PARALLEL
电源5 V
认证状态Not Qualified
座面最大高度5.08 mm
最大待机电流0.025 A
最小待机电流4.5 V
最大压摆率0.13 mA
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装NO
技术CMOS
温度等级COMMERCIAL
端子面层Tin/Lead (Sn/Pb)
端子形式THROUGH-HOLE
端子节距2.54 mm
端子位置DUAL
宽度10.16 mm

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 114  935  1160  1378  1570 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved