电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050GATHA28.000/19.440

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Diodes
官网地址http://www.diodes.com/
下载文档 详细参数 全文预览

PT7V4050GATHA28.000/19.440概述

PLL/Frequency Synthesis Circuit,

PT7V4050GATHA28.000/19.440规格参数

参数名称属性值
包装说明PACKAGE-16
Reach Compliance Codecompli
模拟集成电路 - 其他类型PHASE DETECTOR
JESD-30 代码R-PDSO-N16
长度20.32 mm
功能数量1
端子数量16
最高工作温度85 °C
最低工作温度-40 °C
封装主体材料PLASTIC/EPOXY
封装代码SON
封装形状RECTANGULAR
封装形式SMALL OUTLINE
座面最大高度4.15 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装YES
温度等级INDUSTRIAL
端子形式NO LEAD
端子节距2.54 mm
端子位置DUAL
宽度10.16 mm
Base Number Matches1

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
DSP优化效果
本人新手。 想请问一下,在定点DSP上,DM6437,采用浮点运算转定点运算优化方法,优化效果怎样? 我做的优化前的相关代码运行时间为129.7ms,优化后的运行时间为2.72ms,提高将近50倍。 我被 ......
jcwsld DSP 与 ARM 处理器
EEWORLD大学堂----2014英飞凌汽车电子开发者大会实况
2014英飞凌汽车电子开发者大会实况:https://training.eeworld.com.cn/course/19552014英飞凌汽车电子开发者大会于11月6日在上海国际会议中心隆重举行600多位嘉宾参加此次行业盛会现场座无虚席 ......
chenyy 汽车电子
【低功耗】统一架构有助实现可扩展性和提高工作效率
统一架构有助实现可扩展性和提高工作效率 这是关于赛灵思7系列最新产品28mm相关的资料 76533...
cillyfly FPGA/CPLD
【嵌入式Qt】嵌入式Linux Qt运行环境搭建
本编介绍如何在嵌入式Linux开发板上配置Qt运行环境,并进行Qt程序运行测试。 1 tslib编译 tslib之前在测试触摸屏的时候使用过,这里再来记录一下编译过程。 下载tslib库的源码:https: ......
DDZZ669 ARM技术
[TM4C123单片机实战] 两路ADC检测,短路报警
如果最终得到的数据是两路数据的差值, 我们可以采用ADC的 Difference 工作模式#include #include #include "inc/hw_memmap.h" #include "driverlib/adc.h" #include "driverlib/g ......
NIKE 微控制器 MCU
MSP430液晶显示的程序问题
现在可以实现汉字的显示,以及固定字符和数字的显示,有一个问题就是当我对采集的数据进行显示的时候只能显示第一个数据,以后就不变化,是什么原因呢,请指教...
cqwangsf 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2900  1590  467  2298  2235  25  8  43  41  36 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved