电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

LDEPG3120JA5N-

产品描述CAPACITOR, METALLIZED FILM, POLYETHYLENE NAPHTHALATE, 630V, 0.12uF, SURFACE MOUNT, 5040, CHIP
产品类别无源元件    电容器   
文件大小79KB,共2页
制造商Nissei Electric CoLtd
标准  
下载文档 详细参数 全文预览

LDEPG3120JA5N-概述

CAPACITOR, METALLIZED FILM, POLYETHYLENE NAPHTHALATE, 630V, 0.12uF, SURFACE MOUNT, 5040, CHIP

LDEPG3120JA5N-规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Nissei Electric CoLtd
包装说明CHIP
Reach Compliance Codeunknown
ECCN代码EAR99
电容0.12 µF
电容器类型FILM CAPACITOR
介电材料POLYETHYLENE NAPHTHALATE
安装特点SURFACE MOUNT
负容差5%
端子数量2
最高工作温度125 °C
最低工作温度-55 °C
封装形状RECTANGULAR PACKAGE
包装方法TAPE
正容差5%
额定(AC)电压(URac)200 V
额定(直流)电压(URdc)630 V
尺寸代码5040
表面贴装YES
端子形状WRAPAROUND

文档预览

下载PDF文档
Products Summary
Dimensions
A
NISSEI ARCOTRONICS
Features
Type
LDE
NEW
STACKED CHIP TYPE METALLIZED POLYETHYLENE NAPHTHALATE FILM CAPACITOR
Small size, Light weight type and applicable for wide range capacitance.
Flat capacitance change and small tangent of loss angle for temperature and frequency.
Applicable for wide range temperature. (-55°C to +125°C)
For reflow soldering.
400V/630V is suitable for XDSL application.
Specifications
Temp range
Voltage
Capacitance
Cap. tolerance
-55~+105°C (+125°C)
250V.dc(120V.ac), 400V.dc(160V.ac),
630V.dc(200V.ac)
0.00010~1.5µF(E-12)
±5%(J), ±10%(K), ±20%(M)
Damp heat
Tangent of loss angle 0.008 or less (at 1kHz)
Insulation resistance
C<=0.33µF 1GΩ or more
C>0.33µF 400ΩF or more
Endurance
125°C W.V. 125%, 2000hr
C/C
±5%within
tanδ 0.005 or less
IR 50% or more limit value
40°C 93%RH W.V. for 56 days
C/C
±7%within
tanδ 0.005 or less
IR 50% or more limit value
* ( ) Marked temperature shows operational range when voltage is derated by 1.25% per degree
°C.
Recommended landing dimensions
Dimensions
L W
3.2 1.6
3.2 2.5
4.5 3.2
5.7 5.1
7.1 6.1
10.2 7.6
12.7 10.2
15.2 13.7
Recommended landing dimensions(mm)
A
2.4
2.4
3.5
4.5
5.7
8.0
10.3
12.6
B
5.0
5.0
6.5
8.3
10.7
14.0
17.3
19.8
C
2.0
3.0
4.0
5.9
7.0
8.6
11.2
14.6
C
A
B
Specifications of products, materials and other contents stated in the catalog are subject to change without notice.
When using our capacitors, please consider the application contact Nissei for the any additional technical specifications relating
to the limits of our performance characteristics.
2004-01440
【平头哥RVB2601创意应用开发】掌上游戏机(番外-01)文件转为数组的python程序
发现需要把文件转为数组,于是写了几行python,分享一下: def f2s(f): h=open(f,"rb") a = h.read() h.close() i=1 h=open(f+".c","wb") h.write("const unsigned char _data ......
nemon 玄铁RISC-V活动专区
界面无法在pocket pc 2003上显示
我是在wince 5.0下调试vs 2005程序 vs2005如果选C# 智能设备 wince5.0 弄一个对话框+个按钮可以再pocket pc 2003显示 可在MFC智能应用程序下,一个对话框+个按钮就无法显示 请问下在mfc ......
d2006p 嵌入式系统
vhdl 双向总线缓冲器仿真出现蓝线
原代码如下: LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; ENTITY bio_buffer IS PORT(a,b:INOUT STD_LOGIC; en,dr :IN STD_LOGIC ); END ENTITY; ARCHITECTURE behaver OF bi ......
洽洽香瓜子 FPGA/CPLD
buck电路仿真用什么软件比较好
BUCK电路,开关管采用pwm控制,采用什么软件比较好,之前尝试着用protel99以及OCCAD pispice ,这两个软件只有仿真库里的元件才可以仿真,然后BUCK电路中有好几个元件是仿真库里没有的,所以没 ......
喜鹊王子 TI技术论坛
【FPGA开源教程连载】第十五章 嵌入式块RAM使用之FIFO
嵌入式块RAM使用之FIFO https://imgcache.qq.com/tencentvideo_v1/playerv3/TPout.swf?max_age=86400&v=20161117&vid=f0188zxqozx&auto=0 实验目的:学会配置Altera提供的FIFO核并通过 ......
芯航线跑堂 FPGA/CPLD
电源干扰怎么办?
意外发现,电脑的电源输出地是和外壳接在一起的,也就是说输出地是和PE线是接一起的 最近项目上碰到,大功率的变频器和电机也是同时接上PE线防止漏电,可是这么一来也就和电脑的电源输出地接在 ......
90houyidai 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2284  1341  2562  2282  1388  46  27  52  28  1 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved