电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050TACGB22.579/15.360

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Diodes
官网地址http://www.diodes.com/
下载文档 详细参数 全文预览

PT7V4050TACGB22.579/15.360概述

PLL/Frequency Synthesis Circuit,

PT7V4050TACGB22.579/15.360规格参数

参数名称属性值
包装说明,
Reach Compliance Codecompli
Base Number Matches1

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
电子设计竞赛常用电路模块制作
本帖最后由 paulhyde 于 2014-9-15 03:09 编辑 电子设计竞赛常用电路模块制作 152785152786152787 152788 ...
qwqwqw2088 电子竞赛
【工程源码】基于FPGA的贪吃蛇移植
此程序是将AC6102的贪吃蛇移植到AC620上进行显示,TFT屏显示,矩阵按键进行控制,开发过程中遇到了点问题,着实苦恼,后来对源代码进行了仿真,才发现原来是矩阵按键的键盘值会一直保持不变,而 ......
小梅哥 FPGA/CPLD
数字安防应用细分催熟产业链
据专业研究机构分析,随着科技不断进步,安防行业领域不断扩大。报警运营、中介、资讯等专业化服务开始起步,产品种类不断丰富,发展到了视频监控、出 入口控制、入侵报警、防爆安检等十几个 ......
clj2004000 工业自动化与控制
【Perf-V评测】总结
本帖最后由 eew_3sqZMg 于 2021-3-16 16:31 编辑 澎峰FPGA开发板拿到手已经两个多月了,在这两个月的时间里,逐渐熟悉了VIVADO的开发环境和开发方法,基本熟悉了开发流程。但也相信,这些 ......
eew_3sqZMg FPGA/CPLD
如何用VHDL设计一个延时器
输入是一些随机产生的信号,要求所有的这些输入信号在延时100个时钟周期后循序输出。请问这个该如何设计?谢谢!...
eeleader-mcu FPGA/CPLD
嵌入式
最近听说嵌入式很热。。。但一直搞不清嵌入式是干啥的?好像有ARM方向,linux方向等等,如果想接触进入这个行业,作为一名本科生,可以从哪些方面学习入手?请各位指点...
lindandaixu ARM技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1329  1454  486  450  175  44  42  11  40  35 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved