电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050GATGB22.579/13.500

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Diodes
官网地址http://www.diodes.com/
下载文档 详细参数 全文预览

PT7V4050GATGB22.579/13.500概述

PLL/Frequency Synthesis Circuit,

PT7V4050GATGB22.579/13.500规格参数

参数名称属性值
包装说明,
Reach Compliance Codecompli
Base Number Matches1

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
Cyclone V试用心得五:编程时居然没Cyclone V器件
本来这篇早就应该写了,但我在下载RAM测试的sof文件时,却没有Cyclone V器件,一个都没有,后来我在网上收到,原来是得安装12.0插件。我到ALTERA网站上下了插件600多M,可是我装上后,运行12.0时 ......
ddllxxrr FPGA/CPLD
dsdfsdaf
dfasdfasdfdsa...
whplcyz 嵌入式系统
MSP430F1232 串口通讯 发数据 定义数组问题
MSP430F1232 串口通讯 发数据 发送128字节数组 接收134字节数组 定义在RAM中装不下怎么办,有没有其它的办法啊? 另外需要分别保存三组接收到134字节中的从第四位开始的128个字节的数组 保存 ......
wodedaqianjin 微控制器 MCU
在Zstack的协调器上实现看门狗
现在我的协调器不能停止,因为它是联系整个zigbee网络和上位主控的“交通枢纽”,主控对下面的zigbee网络设备的状态信息都从这个协调器获取,所以不能停止它。即使死了,也要有个看门狗来重启它 ......
tanqiuwei 无线连接
时序问题
FIFO 的PRO_FULL 信号工作一段时间后信号一直无效,用chipscope看了WR信号一直有写,可以肯定是写到了设定值。为什么出现这种情况?写入时钟为 108Mhz,FIFO为V9.1 .另外有时候修改一点不是很相 ......
nonghero FPGA/CPLD
我出来晒晒
:Q快来拍砖...
毛承玲 PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2709  2896  2214  2034  1557  55  59  45  41  32 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved