电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

HY5W2A2SF-S

产品描述Synchronous DRAM, 4MX32, 7ns, CMOS, PBGA90, 0.80 MM PITCH, FBGA-90
产品类别存储    存储   
文件大小400KB,共25页
制造商SK Hynix(海力士)
官网地址http://www.hynix.com/eng/
下载文档 详细参数 全文预览

HY5W2A2SF-S概述

Synchronous DRAM, 4MX32, 7ns, CMOS, PBGA90, 0.80 MM PITCH, FBGA-90

HY5W2A2SF-S规格参数

参数名称属性值
是否无铅含铅
是否Rohs认证不符合
厂商名称SK Hynix(海力士)
零件包装代码BGA
包装说明TFBGA, BGA90,9X15,32
针数90
Reach Compliance Codecompliant
ECCN代码EAR99
访问模式FOUR BANK PAGE BURST
最长访问时间7 ns
其他特性AUTO/SELF REFRESH
最大时钟频率 (fCLK)100 MHz
I/O 类型COMMON
交错的突发长度1,2,4,8
JESD-30 代码R-PBGA-B90
长度13 mm
内存密度134217728 bit
内存集成电路类型SYNCHRONOUS DRAM
内存宽度32
功能数量1
端口数量1
端子数量90
字数4194304 words
字数代码4000000
工作模式SYNCHRONOUS
最高工作温度85 °C
最低工作温度-25 °C
组织4MX32
输出特性3-STATE
封装主体材料PLASTIC/EPOXY
封装代码TFBGA
封装等效代码BGA90,9X15,32
封装形状RECTANGULAR
封装形式GRID ARRAY, THIN PROFILE, FINE PITCH
峰值回流温度(摄氏度)NOT SPECIFIED
电源1.8/2.5,2.5 V
认证状态Not Qualified
刷新周期4096
座面最大高度1.2 mm
自我刷新YES
连续突发长度1,2,4,8,FP
最大待机电流0.0006 A
最大压摆率0.13 mA
最大供电电压 (Vsup)2.7 V
最小供电电压 (Vsup)2.3 V
标称供电电压 (Vsup)2.5 V
表面贴装YES
技术CMOS
温度等级OTHER
端子形式BALL
端子节距0.8 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间NOT SPECIFIED
宽度8 mm

文档预览

下载PDF文档
HY5W2A2(L/S)F / HY57W2A3220(L/S)T
HY5W22F / HY57W283220T
4Banks x 1M x 32bits Synchronous DRAM
DESCRIPTION
The Hynix Low Power SDRAM is suited for non-PC application which use the batteries such as PDAs, 2.5G and 3G
cellular phones with internet access and multimedia capabilities, mini-notebook, handheld PCs
The Hynix HY5W2A2F series is a 134,217,728-bit CMOS Synchronous DRAM, ideally suited for the memory applica-
tions which require wide data I/O and high bandwidth. HY5W2A2F series is organized as 4banks of 1,048,576x32.
The Low Power SDRAM provides for programmable options including CAS latency of 1, 2, or 3, READ or WRITE burst
length of 1, 2, 4, 8, or full page, and the burst count sequence(sequential or interleave). And the Low Power SDRAM
also provides for special programmable options including Partial Array Self Refresh of 1bank, 2banks, or all banks,
Temperature Compensated Self Refresh of 15, 45, 70, or 85 degrees C. A burst of Read or Write cycles in progress
can be terminated by a burst terminate command or can be interrupted and replaced by a new burst Read or Write
command on any cycle(This pipelined design is not restricted by a 2N rule).
Deep Power Down Mode is a additional operating mode for Low Power SDRAM. This mode can achieve maximum
power reduction by removing power to the memory array within each SDRAM. By using this feature, the system can
cut off alomost all DRAM power without adding the cost of a power switch and giving up mother-board power-line lay-
out flexibility.
FEATURES
Standard SDRAM Protocol
Internal 4bank operation
Voltage : VDD = 2.5V, VDDQ = 1.8V
& 2.5V
LVTTL compatible I/O Interface
Low Voltage interface to reduce I/O power
Low Power Features ( HY5W22F / HY57W283220T series can’t support these features)
- PASR(Partial Array Self Refresh)
- TCSR(Temperature Compensated Self Refresh)
- Deep Power Down Mode
Packages : 90ball, 0.8mm pitch FBGA / 86pin, TSOP
-25 ~ 85C Operation
ORDERING INFORMATION
Part No.
HY57W2A3220(L/S)T-H
HY5W2A2(L/S)F-H
HY57W2A3220(L/S)T-8
HY5W2A2(L/S)F-8
HY57W2A3220(L/S)T-P
HY5W2A2(L/S)F-P
HY57W2A3220(L/S)T-S
HY5W2A2(L/S)F-S
HY57W2A3220(L/S)T-B
HY5W2A2(L/S)F-B
Clock Frequency
CAS Latench
133MHz
CL 3
125MHz
CL 3
100MHz
CL 2
100MHz
CL 3
66MHz
CL 2
Organization
4Banks x 1Mbits
x32
4Banks x 1Mbits
x32
4Banks x 1Mbits
x32
4Banks x 1Mbits
x32
4Banks x 1Mbits
x32
Interface
LVTTL
LVTTL
LVTTL
LVTTL
LVTTL
Package
90balls FBGA
(HY5xxxxxxF)
86pin TSOP-II
(HY5xxxxxxT)
This document is a general product description and is subject to change without notice. Hynix Semiconductor Inc. does not assume
any responsibility for use of circuits described. No patent licenses are implied.
Rev. 0.5/Jan. 03
请问protel自己绘制库元件时候,1-9引脚,我删除了,重新打开想让从1开始,但编号怎么从10开始啊,怎样让从1重新开始编号啊。谢谢。我新手。
请问protel自己绘制库元件时候,1-9引脚,我删除了,重新打开想让从1开始,但编号怎么从10开始啊,怎样让从1重新开始编号啊。谢谢。我新手。 ...
A11111 嵌入式系统
Johnson+&+Graham《高速数字设计》中关于1ns上升沿信号传输的疑问
请教大家 这本书 第一章中对于1ns上升沿信号的系列瞬时波形。下图中的瞬时波形,比如第 2 ns 的我觉得不是在1ns达到最高电平年后接着1ns上升沿传输了5.6in吗? 但是书中的图看起来不是的。请教 ......
sunhong 综合技术交流
ATM监控系统技术需求
一、需求 在行式、离行式ATM自动柜员机,安装ATM监控系统的要求。 二、主机功能要求 采用自带液晶显示屏的嵌入式ATM专用监控主机,支持鼠标操作,支持双码流技术,系统可升级,易于 ......
七月七日晴 工业自动化与控制
STM32DMA的性能
为了快速传送一个数据块,使用 DMA 传送程序(Mem to Mem 16bits) 测量了一下传送的时间,128个16b数据大约用了12us (72Mhz 时钟)。 换句话来说,STM32 DMA 性能为10M/s 又使用memcpy ......
ele stm32/stm8
用CMOS技术实现高速模数转换器
本帖最后由 jameswangsynnex 于 2015-3-3 20:00 编辑 通信用接收器的发展趋势是必需在信号刚一进入接收器信号通道时就进行取样,并配备有精确的测试仪,而要达到这个目标就要依赖超高速模拟数 ......
feifei 消费电子
这种封装的MOSFET漏极是上面那一块都是吗
84288...
喜鹊王子 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1106  616  405  551  2110  30  53  10  8  58 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved