电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MA93M0000BGR

产品描述LVPECL Output Clock Oscillator, 93MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530MA93M0000BGR概述

LVPECL Output Clock Oscillator, 93MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MA93M0000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率93 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
TLP3547和PVG612带恒定载对比测试
说来惭愧,第一批通过测试申请的到现在才收到快递进行测试,坑爹的快递点居然将快递存放一个月,不发个短信也不打个电话,也是够了。幸好nmg大大帮忙找到快递单号,万幸的是快递还在,遂有 ......
dige 东芝光电继电器TLP3547评测
NI白皮书免费下载《如何克服复杂待测设备的生产测试挑战》
509278 点击下载>> 《如何克服复生产测试挑战》 测试覆盖范围——使用商用和现成硬件软件; 员工专业能力的投资和培养:对复杂测试至关重要。 参与方式: ......
dancerzj 综合技术交流
cc3200外接一块触摸屏的问题
用的是DGUS屏,要连到cc3200上,好像要用UART口(?),DGUS屏是6接口的串口,vcc,gnd,din,dout。请问:我是应该怎么将两个器件连接呢? ...
haizekun 无线连接
大家觉得今年的控制题目会怎么出?
本帖最后由 paulhyde 于 2014-9-15 09:46 编辑 自由谈论,希望大家发挥想象各抒己见 ...
qqq886 电子竞赛
Github搭建自己的blog
本帖最后由 michael_llh 于 2017-2-25 12:46 编辑 GitHub已经变成唯一一个IT类网站在全球网站访问量占到前十位的网站之一了。它提供的GitHub Pages也是非常方便的帮助我们去建立一个 ......
michael_llh 嵌入式系统
AVR入门必读《实战AVR单片机C语言》
自学AVR单片机少不了动手实践!...
lgh050706 Microchip MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 893  2605  837  560  1450  36  13  59  7  45 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved