电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

HM2P40PK5110GL

产品描述Board Connector, 110 Contact(s), 5 Row(s), Male, Straight, Press Fit Terminal
产品类别连接器    连接器   
文件大小372KB,共2页
制造商Amphenol(安费诺)
官网地址http://www.amphenol.com/
下载文档 详细参数 选型对比 全文预览

HM2P40PK5110GL概述

Board Connector, 110 Contact(s), 5 Row(s), Male, Straight, Press Fit Terminal

HM2P40PK5110GL规格参数

参数名称属性值
厂商名称Amphenol(安费诺)
Reach Compliance Codecompliant
连接器类型BOARD CONNECTOR
联系完成配合NOT SPECIFIED
联系完成终止TIN LEAD
触点性别MALE
DIN 符合性NO
滤波功能NO
IEC 符合性NO
JESD-609代码e0
MIL 符合性NO
制造商序列号HM2
混合触点NO
安装方式STRAIGHT
安装类型BOARD
装载的行数5
选件GENERAL PURPOSE
端子节距2 mm
端接类型PRESS FIT
触点总数110
UL 易燃性代码94V-0

HM2P40PK5110GL相似产品对比

HM2P40PK5110GL HM2P40PK5110GCLF HM2P40PK5110GC HM2P40PK5110GLLF
描述 Board Connector, 110 Contact(s), 5 Row(s), Male, Straight, Press Fit Terminal Board Connector, 110 Contact(s), 5 Row(s), Male, Straight, Press Fit Terminal, LEAD FREE Board Connector, 110 Contact(s), 5 Row(s), Male, Straight, Press Fit Terminal Board Connector, 110 Contact(s), 5 Row(s), Male, Straight, Press Fit Terminal, LEAD FREE
厂商名称 Amphenol(安费诺) Amphenol(安费诺) Amphenol(安费诺) Amphenol(安费诺)
Reach Compliance Code compliant compliant compliant compliant
连接器类型 BOARD CONNECTOR BOARD CONNECTOR BOARD CONNECTOR BOARD CONNECTOR
联系完成配合 NOT SPECIFIED NOT SPECIFIED NOT SPECIFIED NOT SPECIFIED
联系完成终止 TIN LEAD MATTE TIN TIN LEAD MATTE TIN
触点性别 MALE MALE MALE MALE
DIN 符合性 NO NO NO NO
滤波功能 NO NO NO NO
IEC 符合性 NO NO NO NO
JESD-609代码 e0 e3 e0 e3
MIL 符合性 NO NO NO NO
混合触点 NO NO NO NO
安装方式 STRAIGHT STRAIGHT STRAIGHT STRAIGHT
安装类型 BOARD BOARD BOARD BOARD
装载的行数 5 5 5 5
选件 GENERAL PURPOSE GENERAL PURPOSE GENERAL PURPOSE GENERAL PURPOSE
端子节距 2 mm 2 mm 2 mm 2 mm
端接类型 PRESS FIT PRESS FIT PRESS FIT PRESS FIT
触点总数 110 110 110 110
UL 易燃性代码 94V-0 94V-0 94V-0 94V-0
FPGA运动目标跟踪
目前正在做fpga运动目标跟踪的工作,想找道友,有这方面研究经验的朋友,望你不吝赐教qq398893820...
jokeboy999 FPGA/CPLD
【转帖】高频电路设计中耦合电容的重要性
[align=left][color=rgb(51, 51, 51)][font=Avenir, "][size=14px]正确理解AC耦合电容[/size][/font][/color][/align][align=left][color=rgb(51, 51, 51)][font=Avenir, "][size=14px]在高频电路设计中,经常会用到AC耦合电容,要么在芯片之间...
皇华Ameya360 电源技术
【AT-START-F403A测评】之二freeRTOS系统IAR环境时钟配置及串口DMA实现完全pri...
[i=s] 本帖最后由 uuxz99 于 2020-10-3 21:08 编辑 [/i]【AT-START-F403A测评】之二freeRTOS系统基于IAR环境时钟配置及串口DMA实现完全printf功能通过上一次测评,仅实现了简单任务切换,任务中断机制尚未实现。本次评估实现了任务中断切换等功能。通过使用DMA及其中断机制实现完整printf功能,为了获得优良的DMA性能,先看一下时钟系统的配置...
uuxz99 国产芯片交流
FPGA与DSP综合比较
1) 内部资源 FPGA侧重于设计具有某个功能的硬件电路,内部资源是VersaTiles(Actel FPGA)之类的微小单元,FPGA的内部单元初始在编程前都是使用的是HDL语言实现硬件电路的设计描述。FPGA内部的连线资源将这些功能模块的内部和模块之间的信号连接起来,构成较大的模块。FPGA可以内部实现ALU,加法器,乘法器,累加器,FIFO,SRAM,DDR controller,FFT,H...
eeleader FPGA/CPLD
DSP2833x_Headers_nonBIOS.cmd
MEMORY{PAGE 0:/* Program Memory */PAGE 1:/* Data Memory */DEV_EMU: origin = 0x000880, length = 0x000180/* device emulation registers */FLASH_REGS: origin = 0x000A80, length = 0x000060/* FLASH register...
Jacktang 微控制器 MCU
日本立体大规模集成电路有望突破电路集成极限
日本东北大学研究人员开发出由10个半导体芯片层叠而成的立体大规模集成电路,打破了此前3个芯片层叠的纪录,专家认为该技术有望使大规模集成电路突破电路集成的极限。以往的大规模集成电路(LSI)都是在一个芯片平面上布置电路,随着集成度不断提高,芯片耗电量升高,发热问题也逐渐显现,电路集成已接近极限。近年来,世界各国都致力于开发立体LSI。据28日的《朝日新闻》报道,日本东北大学教授小柳光正的研究小组改进...
fighting 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 99  177  298  831  1099 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved