电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AA116M000BGR

产品描述LVPECL Output Clock Oscillator, 116MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531AA116M000BGR概述

LVPECL Output Clock Oscillator, 116MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AA116M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率116 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531

推荐资源

nrf905无线模块测试程序
本帖最后由 paulhyde 于 2014-9-15 03:01 编辑 nrf905无线模块测试程序 大赛可能用到,我就卖2个币意思一下!~!~!~ ...
ou513 电子竞赛
请教数位滤波功能
各位先进,大家好,能否提供或说明其数位滤波在MSP430G2452上的可行性? 最近老师要我制作这个功能於2452身上,方法为输入一波形进入2452的PIN脚,再由滤波後输出至PC端显示其滤波效果,实在快 ......
espon2006 微控制器 MCU
关于实验室使用的直流输出数字电源
直流输出20V 2.5A安捷伦数字电源,开路时调好20V,连接电路后就变成2V,是什么原因?...
独孤求败2030 电源技术
【福利】Intel纪念8086诞生40周年发布i7-8086k限量版CPU 抽奖活动
本帖最后由 shinykongcn 于 2018-6-8 11:19 编辑 358352 此型号CPU限量发售,发售50k,随机赠送8086颗给参与抽奖者,6c12t,主频2.2GHz,睿频超过5GHz,开始时间PDT 7号5:00 pm,在网页填写 ......
shinykongcn 聊聊、笑笑、闹闹
一条短信发错..变成了群发之后
一条短信发错..变成了群发之后 这几天心情不好,晚上我呆在家里无聊,给我以前的一个女朋友发了一条短信,短信内容如下:“宝贝,干什么呢,晚上出来陪陪我啊,虽然是冬天,但是我好热啊,我 ......
yjj 聊聊、笑笑、闹闹
1
1...
lingd 嵌入式系统

热门文章更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1292  2542  704  542  636  27  52  15  11  13 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved