电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AB669M000DG

产品描述LVPECL Output Clock Oscillator, 669MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531AB669M000DG概述

LVPECL Output Clock Oscillator, 669MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AB669M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率669 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
单电源电路后级如何加接双电源运放?
如果要在检波电路后加上一运放做直流放大,以双电源工作,而它的前级则是三极管的单电源状态,我想问: 1,这两部分应当怎样连接? 2,这种情况下,还有没有共用地线? 3,这种单电源和双电 ......
liweiliang 模拟电子
看看这个小设计~~
36208 36209...
john_wang 医疗电子
嵌入式处理技术指南
嵌入式处理技术指南 主要内容包括: 处理器选择指南 数字媒体处理器 OMAP应用处理器 ARM处理器 单片机 软件与开发工具 嵌入式处理技术支持 :)欲知详细内容,请下载原文一探究竟 ......
德仪DSP新天地 DSP 与 ARM 处理器
【 ST NUCLEO-H743ZI测评】(3)ADC功能测试
本帖最后由 supermiao123 于 2019-3-7 23:16 编辑 这篇测评带来H7的ADC功能测试,主要带来ADC的DMA采集,采集的是H7的自带DA的输出波形,通过示波器和TFT分别来展示DA输出的波形和AD采集 ......
supermiao123 stm32/stm8
VGA显示
我用VGA显示,没有DAC转换器,如何显示256色。 我想用verilog一个DAC模块,但不知道引脚如何分配。 VGA只有R、G、B三个引脚,应如何做...
yijiayit FPGA/CPLD
晒WEBENCH设计的过程+SIMPLE SWITCHER设计过程
不太明白这个工具的作用,从设计过程中来看,确实比单路电源的步骤简化许多。可工具的设计过程已经够 易用了,为何还要做这个模块。有知道的请回贴指教一下。 单击设计页面的SIMPLE SWITCHE ......
gaon 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 430  2046  248  1401  2201  9  42  5  29  45 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved