电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EA43M0000BG

产品描述LVPECL Output Clock Oscillator, 43MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530EA43M0000BG概述

LVPECL Output Clock Oscillator, 43MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EA43M0000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率43 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
观电路—负载开关 load switch
在很多电路中,一个电源可能对应多个负载,有时候要切换负载的供电,有时候要对负载进行限流,通常的方法可以用PMIC去操作不同的负载,也可以使用负载开关去操作。负载开关有正压的也有负压 ......
xutong 模拟电子
请问WINCE的所有者信息存储在哪里?
请问在WINCE6下如何不通过控制面板直接修改所有者?是修改注册表吗? 如果是的话具体存在那个键值?请高手解答....谢谢......
amsung_gs 嵌入式系统
stm32f407驱动enc28j60
最近在调enc28j60的驱动,以前在f103的板子上成功驱动,现在移植到f407上,就换了f407的库,spi接口函数和引脚定义,enc28j60.c和.h文件几乎没改,总是无法收发数据,调试运行发现,spi读写那块 ......
20140715 stm32/stm8
移相全桥ZVS变换器的原理与设计
摘要:介绍移相全桥ZVS变换器的原理,并用UC3875控制器研制成功3kW移相全桥零电压高频通信开关电源。 关键词:移相全桥零电流开关零电压开关准谐振   传统的全桥PWM变换器适用于输出低电压 ......
zbz0529 模拟电子
有货你就来,晒上古时期设备!(已颁奖)
感谢大家参与活动:congratulate:根据微信投票评选(用手机点此观看微信投票结果) 最终获得实用礼品(音乐手电筒)+2瓶HK产柠檬茶的网友是@chunyang (以26%得票率获胜) static/image/hrl ......
eric_wang 聊聊、笑笑、闹闹
LM3S1138读SD卡(FAT32文件系统)
该程序是用I/O口模拟SPI的,原是我从ouravr找来的51程序,经移植可以在LM3S1138上使用,现只能读文件并把文件内容从uart0送的串口助手显示。移植得不好之处大家多多包涵。 36425 FAT32文件 ......
clark 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2115  536  492  746  349  43  11  10  16  8 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved