电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531QC202M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 202MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531QC202M000DGR概述

CMOS/TTL Output Clock Oscillator, 202MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531QC202M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率202 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
android /linux如何识别S5pv210 双通道不连续的内存?
我昨晚移植S5pv210 到android2.3.7 发现变得很慢。 真是很多事情要做啊, 我是双通道接法,每个通道两片内存256M。 DMC0 :0x20000000~0x2FFFFFFF DMC1:0x40000000~0x4FFFFFFF 这个造成 ......
Wince.Android 嵌入式系统
LDO 快速参考指南
LDO 快速参考指南 198114 198115 ...
qwqwqw2088 模拟与混合信号
邀请热心网友共建eeWorld
各位网友:为了共建电子工程世界社区,特邀请热心网友和我们共建。 您可以此帖中留下您的联系方式或者发邮件到:info@eeworld.com.cn ...
admin 为我们提建议&公告
谁能修改打印机驱动程序
打印机驱动程序应实现的功能如下: 1.不管我是使用bartender软件还是nicelabel以及labematrix在里面排版好条形码,文字,图片等,装上我特定的打印机驱动程序,在软件里会自动体现我安装的打 ......
lingjian1026 嵌入式系统
【新年新计划】转型成功
从学校开始一直想从事异构计算相关的工作 毕业好几年了虽然目前的公司待遇福利都不错 但是没能做上自己最喜欢的方向还是心有不甘 希望2018能转型成功 ...
CMika 聊聊、笑笑、闹闹
80后走向成熟的几个表现(转)【建议80后全部分享】
1、你不怎么爱发短信了,有什么事还是通个话比较好,并且喜欢长话短说。     2、你不喜欢花太多时间沉浸在感情的思考中,你觉得那种煽情的小情结已经不属于你了。     3、你有时候挺 ......
henryli2008 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2802  2147  2518  1639  2505  47  45  15  52  31 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved