电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AA1293M00BG

产品描述LVPECL Output Clock Oscillator, 1293MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530AA1293M00BG概述

LVPECL Output Clock Oscillator, 1293MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AA1293M00BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1293 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
常用数据处理程序设计 数值统计子程序
在片内RAM从31H单元开始存放了一组16进制数,数据长度存于30H中,要求分别统计将该组数据中的 奇数个数和偶数个数,将奇数个数存于40H单元,偶数个数存于32H单元。设计完成上述功能的子程序,在 ......
马踏东胡 51单片机
请问scsi write long 命令的ECC校验码怎么写
请问scsi write long 命令的ECC校验码怎么写...
chunxilu1979 嵌入式系统
基于Labview的电动机式压缩机的转速测定方案
求助:坛友有从事Labview相关开发方面的非标方案设计吗? 现状及需要解决的问题:电动机-压缩机中的电动机处于压缩机壳体内部,它是一个封闭且人眼不可看见的空间。目前供应商提供的转速数据 ......
UUC 工业自动化与控制
TxCON最高位导致的2812 TxPR寄存器写失败
CCS仿真环境中,2812的TxPR寄存器的值更新会受TxCON里最高位(free位,为0表示仿真挂起会使计时停止,为1则计时不受挂起影响)影响。而TxCMPR里的值不受该位影响。如下面的程序代码: ......
Jacktang 微控制器 MCU
ce下2410bank读写惊人的困惑
http://bbs.driverdevelop.com/attachment/48_155010_309c13f56427814.jpg 2410bank读写的时候 带nwait信号时 2410手册上说读的时候要查看nWAIT信号,为低则延长本次总线操作 写的情 ......
zzxxzz 嵌入式系统
哪位大侠能给设计一个直流电源低电压告警电路?
本人需要一个给12V电瓶用的电压监测电路,输出电压低于8V(最好可调)时,有LED闪烁报警. 因为是业务需要,本人愿付酬金感谢. 请联系:wlhome@public.bta.net.cn 谢了!谢了!谢了!!!...
wdd2008 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2224  2495  2820  121  762  47  7  15  5  17 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved