电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AA360M000DGR

产品描述LVPECL Output Clock Oscillator, 360MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531AA360M000DGR概述

LVPECL Output Clock Oscillator, 360MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AA360M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率360 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
“负频率”的生死之谜
提到“负频率”教科书和老师都说它只有数学含义没有物理意义。就这一句话把“负频率”Kill了,这话等同于“负频率”是个男的但是阉了。看了西电陈怀琛老师的文章后,发现原来“负频率”是纯爷们 ......
zgjxncytl 无线连接
功放TDA7293发烫的问题
我们最近的一个项目需要使用功放TDA7293,±48V供电(这个条件不能改变),原理图如下图所示,使用的是数据手册上推荐的电路,功放后级接的并不是喇叭,而是变压器,变压器后级接电阻(目 ......
zhangliyuan 模拟电子
OMAPL138 启动问题讨论
关于OMAPL138系统开发前的一些疑问 原先都是使用独立的2个CPU进行编程(ARM DSP),因此很多概念比较明确,容易理解,现在OMAPL138在使用上有些疑问 因很多概念在官方资料中 ......
tulipyyf DSP 与 ARM 处理器
ce5.0系统时间问题
现在的EP9315的wince5.0平台,也搞得差不多了,今天在测试的时候发现一个关于系统时间问题,由于9315要外部RTC连接才能实现系统时间掉电保存,所以要在外部连一个PCF8563,驱动已改好,虽然可以 ......
ababab 嵌入式系统
请问一下关于芯唐nano100 SD卡文件系统的问题
请问一下关于芯唐nano100 SD卡文件系统的问题: 文件指针指到地址4095以后直接在文件系统程序里卡死,文件系统程序是芯唐官网例程里移植的,有哪问朋友能否解释一下呢?f_lseek(&fsrc,409 ......
馨曦 ARM技术
好用的LPC2103串口调试成功
经过测试...
tonytong 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 994  689  2618  161  1222  20  14  53  4  25 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved