电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

MK1418STR

产品描述Clock Generator, 24.576MHz, CMOS, PDSO8, SOIC-8
产品类别嵌入式处理器和控制器    微控制器和处理器   
文件大小29KB,共4页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 选型对比 全文预览

MK1418STR概述

Clock Generator, 24.576MHz, CMOS, PDSO8, SOIC-8

MK1418STR规格参数

参数名称属性值
是否无铅含铅
是否Rohs认证不符合
厂商名称IDT (Integrated Device Technology)
零件包装代码SOIC
包装说明LSOP, SOP8,.25
针数8
Reach Compliance Codeunknown
ECCN代码EAR99
JESD-30 代码R-PDSO-G8
JESD-609代码e0
长度4.8895 mm
端子数量8
最高工作温度70 °C
最低工作温度
最大输出时钟频率24.576 MHz
封装主体材料PLASTIC/EPOXY
封装代码LSOP
封装等效代码SOP8,.25
封装形状RECTANGULAR
封装形式SMALL OUTLINE, LOW PROFILE
峰值回流温度(摄氏度)NOT SPECIFIED
电源5 V
主时钟/晶体标称频率14.318 MHz
认证状态Not Qualified
座面最大高度1.5494 mm
最大供电电压5.5 V
最小供电电压4.5 V
标称供电电压5 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层Tin/Lead (Sn/Pb)
端子形式GULL WING
端子节距1.27 mm
端子位置DUAL
处于峰值回流温度下的最长时间NOT SPECIFIED
宽度3.937 mm
uPs/uCs/外围集成电路类型CLOCK GENERATOR, OTHER

文档预览

下载PDF文档
MK1418/MK1420
OPL3, OPL4 + Codec Clock Source
Description
The MK1418 and MK1420 are the ideal way to
generate clocks for new sound cards. The MK1420
provides clocks for Analog Devices’ AD1848,
Crystal Semiconductor’s CS4231, and Yamaha’s
OPL3L, OPL3LS, and OPL4. The MK1420 uses
either a 14.318 MHz crystal, or a 14.318 MHz bus
clock input to synthesize the clocks required to
drive the codec, and the 33.868 MHz required for
the FM or wavetable music synthesizer. The chips
are ideal for add-in sound cards and motherboards
with integrated sound. In an 8 pin SOIC, the
MK1420 can save component count, board space,
and cost over surface mount crystals, and increase
reliability by eliminating three or four mechanical
devices from the board.
MicroClock offers many other parts with stereo
codec support. The MK1430 has 5 output clocks,
the MK1448 has 7, the MK1444 has eight
including DSP clocks, and the MK1450/1 offers
Pentium™ and SCSI support, plus the stereo
codec clocks.
Features
• Packaged in 8 pin SOIC
• Input crystal or clock frequency of 14.318 MHz
• MK1418 is clock input only
• MK1420 output clock frequencies of 16.934MHz,
24.576 MHz, 33.868 MHz, and 14.318 MHz
• Advanced, low power CMOS process
• Lowest jitter in industry for best audio
performance
• Insensitive to input clock duty cycle
• 50% (typ) 14.318 MHz duty cycle with crystal
AC Coupling/Portable Applications
For applications in portable computers, it is possible
to drive the input clock with a 3.3V, 14.318MHz
clock by a.c. coupling using a 0.01µF capacitor
connected in series to the CLKIN pin. But the
operating VDD on pin 2 must be 5V±10%. This
technique is also effective if the input clock doesn’t
meet the VIH and VIL specifications on page 3.
Additional Clocks or Features
If more than these four output clocks or features
such as power down are needed, MicroClock has
many other products in development. Consult
MicroClock for your specific needs.
Block Diagram
VDD GND
Output
Buffer
14.318 MHz
crystal or clock
X1
Crystal
Oscillator
X2
16.934 MHz
24.576 MHz
33.868 MHz
(MK1420 only)
14.318 MHz
(MK1420 only)
Clock Synthesis
Circuitry
Output
Buffer
Output
Buffer
Output
Buffer
1
Revision 013098
Printed 11/15/00
MicroClock Division of ICS•1271 Parkmoor Ave.•San Jose•CA•95126•(408)295-9800tel•(408)295-9818fax
MDS 1418/20 A

MK1418STR相似产品对比

MK1418STR MK1420STR MK1418S
描述 Clock Generator, 24.576MHz, CMOS, PDSO8, SOIC-8 Clock Generator, 33.868MHz, CMOS, PDSO8, SOIC-8 Clock Generator, 24.576MHz, CMOS, PDSO8, SOIC-8
是否Rohs认证 不符合 不符合 不符合
厂商名称 IDT (Integrated Device Technology) IDT (Integrated Device Technology) IDT (Integrated Device Technology)
零件包装代码 SOIC SOIC SOIC
包装说明 LSOP, SOP8,.25 LSOP, SOP8,.25 LSOP,
针数 8 8 8
Reach Compliance Code unknown unknown compliant
ECCN代码 EAR99 EAR99 EAR99
JESD-30 代码 R-PDSO-G8 R-PDSO-G8 R-PDSO-G8
JESD-609代码 e0 e0 e0
长度 4.8895 mm 4.8895 mm 4.8895 mm
端子数量 8 8 8
最高工作温度 70 °C 70 °C 70 °C
最大输出时钟频率 24.576 MHz 33.868 MHz 24.576 MHz
封装主体材料 PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 LSOP LSOP LSOP
封装形状 RECTANGULAR RECTANGULAR RECTANGULAR
封装形式 SMALL OUTLINE, LOW PROFILE SMALL OUTLINE, LOW PROFILE SMALL OUTLINE, LOW PROFILE
主时钟/晶体标称频率 14.318 MHz 14.31818 MHz 14.318 MHz
认证状态 Not Qualified Not Qualified Not Qualified
座面最大高度 1.5494 mm 1.5494 mm 1.5494 mm
最大供电电压 5.5 V 5.5 V 5.5 V
最小供电电压 4.5 V 4.5 V 4.5 V
标称供电电压 5 V 5 V 5 V
表面贴装 YES YES YES
技术 CMOS CMOS CMOS
温度等级 COMMERCIAL COMMERCIAL COMMERCIAL
端子面层 Tin/Lead (Sn/Pb) Tin/Lead (Sn/Pb) Tin/Lead (Sn/Pb)
端子形式 GULL WING GULL WING GULL WING
端子节距 1.27 mm 1.27 mm 1.27 mm
端子位置 DUAL DUAL DUAL
宽度 3.937 mm 3.937 mm 3.937 mm
uPs/uCs/外围集成电路类型 CLOCK GENERATOR, OTHER CLOCK GENERATOR, OTHER CLOCK GENERATOR, OTHER
是否无铅 含铅 - 含铅
封装等效代码 SOP8,.25 SOP8,.25 -
峰值回流温度(摄氏度) NOT SPECIFIED - 240
电源 5 V 5 V -
处于峰值回流温度下的最长时间 NOT SPECIFIED - 30
无锡企业高薪诚聘ARM硬件软件工程师
硬件工程师: 职位要求: 1.熟悉ARM,等硬件的体系结构 2有1年以上的基于ARM的硬件设计经验。 软件工程师: 职位要求: 1.熟悉ARM CP ......
timehyh ARM技术
工作半年的维谷
从大学毕业半年,对工作有一大堆想吐槽的。 在这里先说说情况吧: 工作签的也算是国内某个大型消费类电子集团。 但是工作的是集团分公司的分公司,工作地点为珠三角某三线城市。 ......
error_echo 工作这点儿事
基于FPGA的红外遥控信号接收模块的设计
486834 ...
至芯科技FPGA大牛 FPGA/CPLD
这个开关机控制电路怎么分析
本帖最后由 cl17726 于 2014-7-31 01:09 编辑 162324 1)J2应该是个短路帽,接起来会怎样? 2)C115/CE1这两个电容干什么的. 3)AO4459是PMOS管,BAT54C肖特基二极管,MNBT3904是NPN.XEINT9/XE ......
cl17726 模拟电子
【转】不起眼的设计失误一
今天写两个电路设计失误,第一个是由于电流增益不够引起的,该电路是参考别的设计者引发的,看了之后可以了解一些知识。 37603 第一个失误的主要原因是,设计者错误估算了R1的大小。其设计的 ......
lixiaohai8211 模拟电子
STM32G431到底能不能进行“位带操作”?
数据手册上说STM32G431是cortex-M4的内核,也就是说理论上是支持位带操作的bit-band。 #define BITBAND(addr, bitnum)((addr & 0xF0000000)+0x2000000+((addr & 0xFFFFF)<<5)+(b ......
bigbat stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1316  387  770  1141  2614  43  26  8  49  9 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved