电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EB744M000DGR

产品描述LVPECL Output Clock Oscillator, 744MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530EB744M000DGR概述

LVPECL Output Clock Oscillator, 744MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EB744M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率744 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
(gooogleman向各位提问)关于wince5.0自带驱动的sources文件的疑惑
各位老兄,昨天玩押宝游戏,把全部身家都压上去了,现在已经变成乞丐,没有分数发帖了。 现在只能用这个ID来求救,希望各位帮忙。谢谢了。 ———————————————————————— ......
zhou.63624 嵌入式系统
支持3G网络 索尼爱立信X1国行版5月上市
作为索尼爱立信去年推出的旗舰级产品,首次搭载Windows Mobile操作系统的XPERIA X1不仅是当前非常热门的智能手机,而且诸如其国内行货版本将在何时登陆内地市场更是成了人们关注的重点。而随着 ......
KG5 消费电子
简单问题 七段式数码管上拉电阻一般多少欧姆
共阳极七段式数码管上拉电阻一般多少欧? ...
sungt 嵌入式系统
【晒经典】放大电路基础篇
本帖最后由 dontium 于 2015-1-23 11:43 编辑 1.首先带大家回忆一下放大的概念吧 注释:参考《模拟电子技术基础》第三版 我想通过带大家简单回忆一下模拟电路基础,逐步加深,然后在稍后 ......
鑫海宝贝 模拟与混合信号
我实在受不了了
我实在受够了,按照网上的方法移植uboot,用jlink烧写,启动后无结果无一例外地触摸屏上白茫茫一片。快疯掉了。。。...
haidxshuma 嵌入式系统
怎么学习FPGA?
毕业工作几年了,一直做的是单片机方面的,现在想学一下FPGA,公司又没有这方面的项目,在空闲的时候只是看看数字电路,用verilog写一些简单的例子(书上的),看一下结果,后面应该怎么做,很 ......
morewater FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 934  892  2579  1477  1748  13  14  48  41  18 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved