电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SB56M0000DGR

产品描述LVDS Output Clock Oscillator, 56MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530SB56M0000DGR概述

LVDS Output Clock Oscillator, 56MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SB56M0000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率56 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
3.5寸液晶屏5元 内有2.2寸至3.5寸 特价
声明: 1,默认发申通,省内10元,外省15元,72小时内发货! 2,有资料会写明提供资料,没有写明的百分百没有资料! 3,大学生买家请绕道!谢谢! 4,发光二极管都点不亮的请绕道!跪谢! ......
shanyan 淘e淘
求助高手,关于用单片机串口控制74LS164显示问题
我正在做红外遥控密码锁的毕业设计,可是电路做好后数码管上电也亮了,但是我把程序写进去后却没有数据输出,真不知道怎么办了,不知道是程序问题还是硬件问题?我的RXD接的164的AB引脚,TXD接的CLK引 ......
evinsheng 嵌入式系统
ADI公司的SHARC 21369
我最近在学习ADI的dsp,但是不知道如何使用它的IRQ1这个硬件中断。希望高人指点。...
海底飞鱼 DSP 与 ARM 处理器
2812通用定时器进不了中断,为什么?请教高手
.include"DSP28_REG.asm" .def T1PINT_ISR .def T2PINT_ISR .def T3PINT_ISR .def T4PINT_ISR .global start start: LC InitSysCtrl DINT ......
chenligen 微控制器 MCU
请教用户名的问题
由于小弟是个萌新,注册账号时,叫我填写真实姓名,我就老实填了, 没有想到昵称就是我的真实姓名了,我看了很多坛友,没人用真实姓名做昵称的, 我感觉自己很傻逼了,请教各位这个昵称可 ......
杨旭煜 聊聊、笑笑、闹闹
一种由MSP430F1121 组成无线语音传输系统设计方案
尽管蓝牙功耗很小,但是蓝牙在工作时天线发射所需要的功耗相对来说仍然较大,因此在小型便携式产品中为了实现小容量电池供电,需要考虑如何进一步降低功耗、延长电池的使用时间。...
JasonYoo 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1772  1341  2706  248  2408  36  27  55  5  49 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved